作者查詢 / xeaper
作者 xeaper 在 PTT [ Electronics ] 看板的留言(推文), 共49則
限定看板:Electronics
1F推: Sffm04/05 02:07
9F推: 會有 turn 的電阻存在06/11 02:32
7F推: Spread Spectrum Clock Generator ( SSCG )09/29 15:52
1F推: 他應該是要計算小訊號輸出電流吧,所以輸出才會接地08/03 00:13
7F推: 不考慮一下serdes放面?06/26 08:51
1F推: 感覺是模擬精準度的問題04/09 17:21
18F推: 感覺正常多了 這圖應該是 cp 有current mismatch04/10 20:01
19F推: vc上低頻的成分應該使pfd 把 cp mismatch 轉成相位差造成04/10 20:04
20F→: 的 高頻的部分應該是震盪器的 clk 透過殺小cgd couple 回04/10 20:04
21F→: 去的吧04/10 20:04
28F推: pfd idle pulse 寬度多少呀? 感覺可以看一下 暫態下的cur04/12 02:58
29F→: rent mismatch,dc current mismatch 通常看了只能當參考04/12 02:58
2F推: 我覺得你發在八卦版響應的人可能會比較多耶05/09 02:19
1F推: 感覺cp輸出掛dc會導致那點小訊號接地 輸出阻抗等於零,正04/23 23:37
2F→: 回授對整體迴路的影響就考慮不到了,如果你用hspice跑,你04/23 23:37
3F→: 可以使用lstb這指令跑出phasemargin跟gain。04/23 23:37
4F推: 阿如果你只是要單純看負回授的部分,也就是你po的模擬圖,04/23 23:41
5F→: 看樣子cc電容掛太小了0db前有兩個pole存在,所以導致幾乎04/23 23:41
6F→: 沒什麼phaemargin。04/23 23:41
7F推: 另外,好奇為什麼要用這種cp?04/23 23:47
11F推: lstb 可以查hspice 手冊,上面有範例,蠻好懂得.04/24 01:58
12F推: 起始180度是因為你斷開的點繞一圈是負回授,所以是結構性04/24 02:01
13F→: 反向,phase從從180度開始往下掉.04/24 02:01
14F推: 我覺得這cp架構,current mismatch應該是dc分析看起來很好04/24 02:06
15F→: ,然後暫態分析可能會爆炸。04/24 02:06
16F推: 其實我個人覺得pll的cp簡單就好, current mismatch造成的s04/24 02:14
17F→: pur用三階濾波器其實就濾的差不多了,cp如果太複雜,感覺04/24 02:14
18F→: 對in band phase noise 影響不少。每多一顆op都等於提共一04/24 02:14
19F→: 個flicker noise source。04/24 02:14
41F推: 我覺得op的頻寬做的比pll的頻寬寬就好04/24 21:06
55F推: 我還是覺得unit gain op那顆頻寬也是做得比pll頻寬寬就好04/25 03:55
56F→: ,但這顆op比較需要考量他的輸出電流抽載能力,至少要做的04/25 03:55
57F→: 比你cp抽的電流大,感覺上分兩級做會比較好,第一級提供ga04/25 03:55
58F→: in,第二級提共電流抽載能力,但這樣做真的很麻煩@@,不知04/25 03:55
59F→: 到原po那顆unit gain op用什麼架構?04/25 03:55
60F推: 另外,不知道原po灑過這種加強cp current matching能力的04/25 04:03
61F→: 蒙地卡羅,其實敝人蠻好奇有加op跟沒加op一個標準差會差04/25 04:03
62F→: 到多少?04/25 04:03
2F推: www.usb.org 可以下載usb的規格唷03/02 00:11
2F→:m=1 是只沒並聯嗎?04/07 20:31