作者查詢 / opq77114
作者 opq77114 在 PTT [ Electronics ] 看板的留言(推文), 共34則
限定看板:Electronics
看板排序:
4F→: 影響switch線性度的是Ron,影響Ron的變數是那些?08/29 00:11
5F→: 如何改善那些變數? 朝這方面下手應該能改善你的問題08/29 00:12
3F推: 你的error應該是指MDAC gain /settling error04/21 23:01
4F→: missing code出現在residue plot轉折點04/21 23:03
5F→: 文中的例子應該是1.5b/stage04/21 23:04
1F推:W=4um finger=4 代表total width=4um 但在layout上08/18 23:22
2F→:是畫4個w=1um的MOS 而且共用diffusion08/18 23:23
5F推:電容大約1pF就夠了 做到12 bit以上都沒問題才對09/16 12:41
6F→:Cs電容的電壓會被提升到VDD+Vin09/16 12:42
7F→:因此與Cs相接的PMOS body端要接到Cs端(最高電位)09/16 12:44
8F→:防止PMOS的PN junction導通09/16 12:45
2F→:j大過獎了~我也常常從你的文章學到很多東西09/12 19:23
1F推:MDAC放大32倍的話 後級的input refer noise應該很小09/12 18:14
2F→:後級總取樣電容應該不用大於0.5pF09/12 18:15
1F推:Flynn那篇pipelined SAR的redundency實現方式與1.5b不同07/26 00:08
2F→:實現方式不同所以digital error correction的方式也不同07/26 00:09
3F→:JSSC 2011有一篇1.5b的pipelined SAR ADC 日本人的論文07/26 00:11
4F→:在IEEE xplore打"pipelined SAR"就可以找到07/26 00:13
4F→:謝謝M大05/27 19:43
8F→:應該是 V(OUT)對t微分05/19 23:37
3F→:給gain的話會出現另一種error05/16 12:56