Re: [問題] 用於 ADC 中 OP 的頻寬問題

看板Electronics作者 (月光下的智慧)時間13年前 (2012/09/12 10:07), 編輯推噓1(101)
留言2則, 1人參與, 最新討論串2/4 (看更多)
: 很希望是我算錯,因為我想不到要怎麼用 0.18 製程去做一個 : DC Gain >= 84dB , UBW >= 4.589GHz 的 OP。 : 懇請各位大大指導小弟一下,讓我可以突破盲點。 : 謝謝。 這問題跟點18製程有關,但是應該是點18才做得出來 DC gain要做到84dB,folded-cascode + common source在點18可以輕易達成 更先進的製程ro掉很快就比較難保證 另外若 fGBW = 4.589G,ωGBW=730M = Gm1/Cc Cc隨便選個1pF,Gm1只需要730u,這用<100uA就能達到 何況你最後Gm1應該會卡在slew rate之類的問題 難做與否取決於你的load cap要放多少 假設你放1pF,令ω2 > 5*ωGBW,你可能也只需要1mA的電流來做到這件事情 應該是相當容易才是 load很大的話可能要考慮一些class-AB的做法比較efficient -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 27.105.1.48 ※ 編輯: jamtu 來自: 27.105.1.48 (09/12 10:08)

09/12 18:14, , 1F
MDAC放大32倍的話 後級的input refer noise應該很小
09/12 18:14, 1F

09/12 18:15, , 2F
後級總取樣電容應該不用大於0.5pF
09/12 18:15, 2F
文章代碼(AID): #1GJ-ve1F (Electronics)
討論串 (同標題文章)
文章代碼(AID): #1GJ-ve1F (Electronics)