討論串[心得] IC驗證工程師工作經驗分享
共 6 篇文章
首頁
上一頁
1
2
下一頁
尾頁

推噓44(44推 0噓 10→)留言54則,0人參與, 最新作者lgen7604時間7年前 (2016/10/29 06:58), 編輯資訊
0
0
0
內容預覽:
工作五年了 從剛畢業的小菜鳥 到現在也經歷了不少Project. 發現版上對於IC驗證工程師的資料很少. 來分享一下自己的工作經驗. 希望能讓更多人知道IC驗證工程師的工作內容. 如果各位有任何問題歡迎指教及討論. 以下 Digital Designer(簡稱DE). 指稱主要工作是用HDL(台灣多
(還有1303個字)

推噓7(7推 0噓 3→)留言10則,0人參與, 最新作者twicm (WhyMe)時間7年前 (2016/10/30 09:21), 編輯資訊
0
0
0
內容預覽:
目前就業市場上是缺沒錯. 有專職 DV 的公司也偏大間, 例如幾家在台規模大的外商, 國內如 R,M,P,H. 至於薪水跟Digital engineer 差多少? 每家狀況不同, 有些差異沒很大. 選公司首重老闆的觀念. 如果老闆想法是沒 DV 照樣 tapeout. 那就你去明顯就是裝飾用的.
(還有7個字)

推噓14(16推 2噓 21→)留言39則,0人參與, 最新作者lgen7604時間7年前 (2016/10/30 18:19), 7年前編輯資訊
0
0
0
內容預覽:
整理一下關於各位提出的問題. 1. DV的薪資條件如何. 這真的和公司/部門強相關. 在我工作的五年中 我和自己同學朋友DE比較過. 薪水是 >= DE. 不過這是我個人的經驗. 不代表所有公司/部門的情況. 2. 驗證只有產品出包才需要?. 這裡有個很簡單的問題. IC design在tapeou
(還有1281個字)

推噓5(5推 0噓 2→)留言7則,0人參與, 最新作者ggggggh (ggggggh)時間7年前 (2017/05/28 19:52), 7年前編輯資訊
0
0
0
內容預覽:
問一下. 這篇文章中說到 DV的薪水不輸DE. 因為驗證這塊要扛很大的責任 同時要懂的又很多知識與程式語言. 這邊的驗證指的是寫system verilog. 跟uvm 還有Perl的. 最近發現MTK的DE資深工程師可以到兩百五十萬年薪. 那DV也可以到這樣的年薪嗎? 還是到一百八十萬就到頂了?.
(還有17個字)

推噓8(8推 0噓 14→)留言22則,0人參與, 最新作者ggggggh (ggggggh)時間7年前 (2017/05/31 17:34), 編輯資訊
0
0
0
內容預覽:
以下為代PO. 由於有看到有幾個大大在推文中說. 1.決定薪水主要是職等而不是職缺名字. 2.180是底, 不是頂. 是這樣得, 我會問這問題主要是因為最近認識一個外商驗證副總在說. uvm跟system verilog 不被他們公司重視. 甚至台灣的最高RD主管還說可以用FPGA驗 幹嘛還特地找s
(還有32個字)
首頁
上一頁
1
2
下一頁
尾頁