Re: [問題] 65nm製程, 200mA電流輸出的LDO
看板Electronics作者deathcustom (litron-intl)時間13年前 (2012/04/30 22:37)推噓0(0推 0噓 0→)留言0則, 0人參與討論串4/7 (看更多)
※ 引述《kk123 (阿熊)》之銘言:
: 啊...我現在卡關了 囧
: 現在在作的這顆 LDO 有個奇特的功能...
: 當 EN(致能腳) = 1 時,Normal operation, Iout,max = 200mA (這個已經作出來了)
: 當 EN = 0 時,進入 Standby mode.
: 此時 Max. ground current = 20uA, Iout,max = 5mA
: (啊都進入 Standby mdoe 了,output 幹嘛還要可以 driving current 囧...)
: 請問這代表我要再作一顆小一點的 LDO 在裡面嗎?
: ps. 我剛 google 到有顆 LDO IP 跟我現在設計蠻像的:
: http://ace-ic.com/capless%20LDO.html
: 差別在他定義為 low power mode 我是 standby mode
: 他是 cap. free 我是 vout 外掛 0.1uF 電容
: 他Iout,max=100mA(high-power mode) 我是 Iout,max=200mA(normal operation)
: ※ 引述《kk123 (阿熊)》之銘言:
: : 最近本人所在的部門很幸運的接了某客戶妥託設計一顆 65nm, 200mA電流輸出的LDO (IP)
: : 但.... 我以前只有在 0.6um 下作過 300mA 的 LDO (IC),有tape-out驗證過會動。
: : 因為我們部門之前沒有人下過 65nm 的...
: : 所以想問問看板上的高手,
: : 從 0.6um porting 到 65nm 的話,有什麼項目要特別注意的嗎?
不是多做一顆吧
在output drive PMOS的部分
一部分是"always on"
一部分是"control by EN"
也就是EN = 1的時候連到前一級的output(一般來說是那個小OP的輸出端)
EN = 0的時候則關掉此一PMOS
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 218.166.197.7
討論串 (同標題文章)