Re: [問題] 數位電路閂鎖(latch up)的問題
Foundry 給的 DRC 只會幫你檢查 I/O Cell
很有可能只檢查
1. 大N大P有沒有接圍 Ring / 接電位
2. I/O cell 到 Internal Circuit 的距離
因為你沒有提到該發生大電流的數位電路是發生 I/O 區域還是 Core 區域
解決方法也不太一樣
不過第一步要做的一定就是jfsu大大說的用EMMI/IR-OBIRCH找出大電流的位置
再來就是要找出 Trigger source (附近肯定有其他大電流經過)
發生在 Core (例如 N/PMOS in SRAM) 圍不了一圈ring
就想辦法在N/PMOS 之間補 well contact
發生在 I/O 又分兩種情況
(1) I/O 是自己刻的: 改法如上,當作花錢買教訓
(2) I/O 是套用 Foundry 提供的 Cell:
EMMI/IR-OBIRCH 照片丟過去開始準備吵架 (也可以是砍價錢的手段)
※ 引述《gyamwoo (Gyeon-woo)》之銘言:
: 最近在測量電路,結果發現數位電路的電流超大,6mA以上
: 至少是比其他區塊都還大。當然數位電路訊號出不來才去量
: 我自己推測是latch up,若有正常動作的話電流不會超過1mA
: 上網查了一下似乎是這樣,latch up會產生大電流。
: layout的時候也沒有遇到latch up的drc error,是因為我不
: 知道是用什麼方式去畫layout才沒遇到latch up的呢…
: 如果真的是latch up,這樣電路還有救嗎?
: 拜託強者為小弟解惑~thx~
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 76.19.21.168
討論串 (同標題文章)
本文引述了以下文章的的內容:
完整討論串 (本文為第 3 之 5 篇):