[問題] 電子學

看板Electronics作者 (The limit is sky)時間14年前 (2009/09/15 13:09), 編輯推噓2(2012)
留言14則, 5人參與, 5年前最新討論串5/15 (看更多)
請問用 CMOS 作 Common Soure 放大器 Vdd ↑ ↑ → ← Q1 ︱———— ︱ Q2 ─ ∣ ─ | | | |———– |——˙Vo | ╴| | Vi˙—∣ R ︴ → Q3 | | | |  ̄  ̄ Gnd 輸出 Vo 擺幅有限制的原因是什麼 是因為超過會輸出失真嗎? ※ 編輯: Marqquet 來自: 163.25.118.136 (09/15 13:10)

09/15 16:29, , 1F
超過會失真是結果吧 原因是Q2 Q3操作範圍的限制
09/15 16:29, 1F

09/15 19:56, , 2F
Q3 的Vgs=0 ? Q2,Q3畫錯了嗎
09/15 19:56, 2F
※ 編輯: Marqquet 來自: 163.25.118.136 (09/15 21:40)

09/15 21:41, , 3F
改過來了
09/15 21:41, 3F

09/16 04:16, , 4F
如果擺幅太大,就會讓Q2或是Q3進入Triode Region
09/16 04:16, 4F

09/16 04:17, , 5F
在那樣的情況下,放大倍率就不是原本的-gmRL
09/16 04:17, 5F

09/16 04:17, , 6F
應該說 -gm(ro||ro)
09/16 04:17, 6F

09/16 04:18, , 7F
還有Q1和Q2應該是PMOS才對喔~
09/16 04:18, 7F

09/16 04:18, , 8F
因為你說是用CMOS做的
09/16 04:18, 8F

09/16 04:19, , 9F
在Vo < Vi - VTH3 以及 Vo > VG2 + VTH2 時會進入triode
09/16 04:19, 9F
※ 編輯: Marqquet 來自: 163.25.118.136 (09/16 17:46)

09/16 17:47, , 10F
感謝J大的指教 ~
09/16 17:47, 10F

08/13 18:48, , 11F
感謝J大的指教 ~ https://noxiv.com
08/13 18:48, 11F

09/17 22:43, , 12F
超過會失真是結果吧 https://daxiv.com
09/17 22:43, 12F

11/11 15:24, , 13F
在Vo < Vi - https://daxiv.com
11/11 15:24, 13F

01/04 22:01, 5年前 , 14F
如果擺幅太大,就會讓Q https://noxiv.com
01/04 22:01, 14F
文章代碼(AID): #1Aho65I5 (Electronics)
討論串 (同標題文章)
文章代碼(AID): #1Aho65I5 (Electronics)