Re: [問題] op Bias 設計?

看板Electronics作者 (DSM......)時間17年前 (2007/05/08 00:09), 編輯推噓0(001)
留言1則, 1人參與, 最新討論串2/3 (看更多)
※ 引述《nature0702 (Oliver)》之銘言: : 在設計OP的時候 已經把GM 和Id電流算出來了 : 設計cascode OP 是利用 PMOS當負載電流源 : 可是不知道 要怎麼設計偏壓 : 知道 Id 可以利用電流的公式求出vgs : Vd好像無法知道 : 也就無法知道上面疊接的位準 : VGS 就不知道要如何設計 : 無法確動是否工作在正確的工作區 : 可以請教有什麼方法 可以用手算 還是只能用模擬的 我的作法是這樣 你的cascode應該是vdd-p-p-n-n-Isource 會用cascode的話,一般而言是二級放大器 那你要先考量你的Vout-Swing 然後這樣決定你第二級輸入的bias 舉例來說 .35(3.3V) voswing(single end) 2V => Vomax = 2.65, Vomin = 0.65 第二級一般而言是pmos接nmos(current source) Vin bias = Vomax - |Vthp| ~ 2.1V 那麼就要想辦法把第一級的output調到2.1V附近 -- -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 220.135.83.97

06/13 15:38, , 1F
言兌 白勺 女子 口阿
06/13 15:38, 1F
文章代碼(AID): #16FqyoOC (Electronics)
討論串 (同標題文章)
文章代碼(AID): #16FqyoOC (Electronics)