Re: [問題] 設計W/L

看板Electronics作者 (我要攻陷電子學)時間20年前 (2006/03/18 17:19), 編輯推噓0(000)
留言0則, 0人參與, 最新討論串5/7 (看更多)
※ 引述《ktcnc (阿嘉)》之銘言: : ※ 引述《benda (benda)》之銘言: : : 理論上,改變W/L或是改變VGS都可以得到你想要的電流,但是實務真正 : : 業界的類比IC設計,都是從bias circuit去 mirror 想要的電流,然後改變 : : mirror 的MOS的比例去得到。 : : 舉例來說,如果一顆10/3的NMOS的 bias current 是1uA ,那麼如果 : : 你要 2uA的電流的話,就是畫兩個10/3(matching比較好做)的NMOS : : mirror電流出來。 : : 獻醜了。 : MM 感謝回文 我也了解知道 但是我的問題是 你如何知道你要的電路是10/3 : 也先謝推文的同學 他告訴我要跟算題目不一樣推回去算 : 假設今天我設計到的w/l是大了一點 : 但也在一樣的區域 但是vgs不是會不一樣嗎 : 那有沒有說vgs最好介於那個範圍較佳呢? : 我該如何選擇? : 如果說 我設計了一個current mirror了 但是灌到我要的地方去 : 糟糕了 它的current 不是到1u 那麼我該去怎麼調整改變我的 w/l還是 : 改變別的w/l呢? 在某些考量下 你可以設計大一點的W/L 兩者都可以大一點 較大的L提供更大的output resistor(大約是正比) 叫大的W/L可以讓你的Vgs較低 連帶的Vo min可以降低 如果你是mirror端而非reference端 那一般來說你的Vgs不能變動了 此時自然只有更動W/L去調整你的輸出電流 -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 140.112.115.224
文章代碼(AID): #146z2Rnk (Electronics)
討論串 (同標題文章)
本文引述了以下文章的的內容:
以下文章回應了本文
完整討論串 (本文為第 5 之 7 篇):
問題
1
1
文章代碼(AID): #146z2Rnk (Electronics)