作者查詢 / darksoul8507
作者 darksoul8507 在 PTT [ Electronics ] 看板的留言(推文), 共61則
限定看板:Electronics
看板排序:
2F→: s大您好,不好意思powerMOS是p型的,我畫錯了抱歉09/28 14:29
3F→: 已將圖修正~感謝09/28 14:33
6F→: b大您好,我爬文後了解大電感是為了將傳dc電壓與隔09/28 15:17
7F→: 離ac訊號,可是不太懂ac電壓輸入為何是接上VFB而不09/28 15:17
8F→: 是接VREF09/28 15:18
9F→: b大不好意思,而且小弟用您提供大電感電容的方式模09/28 15:30
10F→: 擬...在將補償電容拿掉後發現phasemargin變大很多,09/28 15:30
11F→: 可是暫態模擬是會震盪的...09/28 15:30
12F→: 請問能給小弟相關資料網站參考嗎09/28 15:32
16F→: 這個設計是在裡面,但之前小弟也是設計在外面QQ09/28 15:39
19F→: s大您好,因為已經穩壓了就沒再特別畫出補償09/28 15:50
20F→: 不好意思上面PM的問題是我接錯線了,抱歉09/28 15:52
21F→: 不過phase的圖好像變成從180度開始...請問這是正常09/28 15:53
22F→: 的嗎還是小弟又弄錯了...09/28 15:53
23F→: 請問是不是因為ac=1訊號從op負端輸入,所以相位就被09/28 15:57
24F→: 位移180度呢?09/28 15:57
28F→: 可是用大電阻不就幾乎等於斷路了嗎09/28 17:40
33F→: 好的,非常感謝s大和b大,小弟再回去複習回授一下,09/29 09:10
34F→: 感謝各位09/29 09:10
5F→: s大您好,那這樣請問我模擬整個ldo應該是將ac=1這09/01 15:56
6F→: 行指令放在vref,然後vdb和vp(LDO的輸出點)這樣嗎09/01 15:56
11F→: 感謝s大,那我就直接使用5T放大器輸出直接接powermo09/01 16:14
12F→: s的架構好了09/01 16:14
20F→: 非常感謝c大和b大的回覆,現在會去找mora的類比LDO09/02 13:31
21F→: 書來看09/02 13:31
22F→: 想確定一下follower是指common drain電路嗎09/02 13:33
24F→: 好的,非常感謝,如果之後有其他問題再請各位賜教09/02 14:14
1F推: 非常感謝,那我先study一下這本,謝謝您08/15 15:56
3F→: 好的我再去看看相關資料,感謝前輩07/21 00:21
3F→: 感謝blacktea5前輩,但是關於問題2本來有4顆mos,可07/19 09:16
4F→: 是我看到op內的只有三顆(M11,M12,M13),想請問原因07/19 09:16
5F→: ,謝謝您07/19 09:16
7F→: 喔喔原來只是給偏壓,那我了解了,非常感謝blacktea07/19 11:44
8F→: 5前輩07/19 11:44
10F→: s大您好,我是想說計算用符號表示的增益應該沒差,07/20 00:51
11F→: 所以把input pair折疊恢復回去,小弟拙見應該也可以07/20 00:51
12F→: 把負載折回去07/20 00:51
8F→: 後來用複製很多的方式來用,感謝樓上大大們的回答07/01 15:41
2F→: S大不好意思,我理解access mos連到 bl視為並聯inv05/21 20:14
3F→: 的pmos,可是這對snm有什麼影響呢05/21 20:14
8F→: 感謝m大和s大,原來是這樣轉態的電壓會往右邊移動(05/23 13:16
9F→: 變大),導致 snm的正方形變小05/23 13:16
3F→: 所以common source獲得的gain是負的,所以兩個cs會04/08 18:25
4F→: 得到正的所以那端才是正端嗎?感謝04/08 18:25
6F→: 非常感謝各位前輩!!04/09 00:17
17F→: 非常感謝e大和c大的回覆。小弟對於這些迴路補償實在02/28 21:36
18F→: 不太理解QQ想要請教有辦法先以手算的方式求得補償電02/28 21:36
19F→: 容電阻嗎?拜託大大們再指導小弟,非常感謝02/28 21:36
2F→: y大你好,可以請教是指op的輸入阻抗和gain還是整體02/22 08:24
3F→: 迴路呢?這樣需要如何確定或修改呢?感謝感謝02/22 08:24
2F→: 電感想說可以沿用,因為電感能量還夠,感謝M大回覆01/06 19:42