作者查詢 / bruan43
作者 bruan43 在 PTT 全部看板的留言(推文), 共68則
限定看板:全部
看板排序:
6F→:謝謝j大建言,輸入有用AC去跑了,接成被動LPF型態去測試~03/27 17:06
7F→:目前fc在100Hz地方~表示R很大,尚在研究如何提高fc以降低R~03/27 17:07
9F→:是的~那是SC大電阻公式.03/27 21:55
12F→:恩恩~在一起研究探討ㄅ...目前還是怪怪的 ^^"03/28 14:03
1F→:我補充一下~是TSMC 0.18um製程 !11/28 19:19
2F→:電容元件的電容值...08/16 00:24
4F→:應該說~HSPICE模擬電容時;也會有容抗值的考量嗎(AC分析)?08/16 21:27
7F→:謝謝你唷~ J大...解除我心中的疑慮 !!07/21 19:41
3F→:我分別看輸出兩端的暫態輸出~但共模準位就是如我所述...06/11 10:32
4F→:輸出交流分別在1.X 和 2.X 的共模準位上,此現象正常 @.@?06/11 10:37
10F→:tran大你說的沒錯~這正是測試輸入差不同的直流成分...06/13 11:12
11F→:所看到的輸出結果,其個別兩端輸出直流準位偏移,在做相減後06/13 11:17
12F→:輸出差值是有偏移相減後的直流值,而不會是接近0的直流準位06/13 11:27
13F→:目的是想盡量減少輸入差直流準位,所造成的輸出偏移現象!!06/13 11:30
16F→:請問POW大,offset trimming是用什麼方法去達到輸入準位~~06/14 00:39
17F→:0偏差,有勞POW大指教~ !06/14 00:42
20F→:我目前輸入兩G端使用diode-connected去產生DC路徑偏壓點 ~06/14 11:37
21F→:不過layout完多少有偏差,POW大說的加平行的電流S/D是指..?06/14 11:41
22F→:還有勞POW大指教了~!06/14 11:42
25F→:不會~ ^^06/15 01:48
26F→:感謝POW大指點,我懂你的意思了~3Q ...06/15 10:11
29F→:POW大的意思應該是,再輸入端的D和G端之間加diode-connect~06/15 14:01
30F→:current S/D使產生直流偏壓路徑,有不對之處還請指教更正!06/15 14:03
3F→:多謝指點 ^^05/05 19:58
4F→:不知道Hspice能否模擬其MEMS的AC阻值 ..... ??05/05 20:03
1F推:1.必須由光子產生的能量=hv才能產生電流.04/09 01:35
2F→:2.蒸鍍的材料一般是固態顆粒狀,因此考慮的是熔點.04/09 01:37
3F→:3.沒記錯的話,111面比110面的原子密度大,蝕刻會較110面慢.04/09 01:39
4F→:以上是我個人淺見,不對之處請指教包涵... ^^04/09 01:41
5F→:一定要用SC方式用2組clock控制,才能做到電荷放大嗎..??03/10 13:43
6F→:還是此電路架構要改善 ~ ?03/10 13:47
8F→:我加了大電阻在負端和輸出端之間~只是還是沒放大...03/10 14:57
10F→:嗯嗯~有放大了~雖然飄移的很嚴重..謝謝唷~ owe大 ^^03/10 18:03
11F→:不過仍有一問請教,就是為什麼V-沒有等於V+,卻還要之間外加03/10 18:07
12F→:大阻值來使OPA正常運作呢.. 莫非OP有問題 0.0 ??03/10 18:08
16F→:我原以為是Hspice軟體的問題所造成的不收斂現象,所以那顆03/11 12:20
17F→:大電阻等於是直接實現虛短路現象,所以電荷放大器一定要03/11 12:25
18F→:用此方法實現就是了~因為此方法我還沒看過說... 真是"神"!03/11 12:28
19F→:最後再次謝謝您的分析和解說 ~ OWE大.. ^^03/11 12:29
5F→:謝謝,我這就去試試 ^^02/01 01:13
12F→:我目前也是採用單端看Acm,約20幾dB,不過如此ㄧ來CMRR01/11 19:24
13F→:剩50幾dB而已...01/11 19:26
16F→:沒關係POW大,只是全差動Acm模擬的很頭大....01/11 23:45