作者查詢 / bruan43
作者 bruan43 的總覽 (PTT發文,留言,暱稱)
發文數量: 14
收到的『推』: 46 (25.1%)
收到的『→』: 137 (74.9%)
收到的『噓』: 0 (0.0%)
留言數量: 68
送出的『推』: 7 (10.3%)
送出的『→』: 61 (89.7%)
送出的『噓』: 0 (0.0%)
使用過的暱稱: 1
bruan43 在 PTT 最新的發文, 共 14 篇
bruan43 在 PTT 最新的留言, 共 68 則
6F→:謝謝j大建言,輸入有用AC去跑了,接成被動LPF型態去測試~03/27 17:06
7F→:目前fc在100Hz地方~表示R很大,尚在研究如何提高fc以降低R~03/27 17:07
9F→:是的~那是SC大電阻公式.03/27 21:55
12F→:恩恩~在一起研究探討ㄅ...目前還是怪怪的 ^^"03/28 14:03
1F→:我補充一下~是TSMC 0.18um製程 !11/28 19:19
2F→:電容元件的電容值...08/16 00:24
4F→:應該說~HSPICE模擬電容時;也會有容抗值的考量嗎(AC分析)?08/16 21:27
7F→:謝謝你唷~ J大...解除我心中的疑慮 !!07/21 19:41
3F→:我分別看輸出兩端的暫態輸出~但共模準位就是如我所述...06/11 10:32
4F→:輸出交流分別在1.X 和 2.X 的共模準位上,此現象正常 @.@?06/11 10:37
10F→:tran大你說的沒錯~這正是測試輸入差不同的直流成分...06/13 11:12
11F→:所看到的輸出結果,其個別兩端輸出直流準位偏移,在做相減後06/13 11:17
12F→:輸出差值是有偏移相減後的直流值,而不會是接近0的直流準位06/13 11:27
13F→:目的是想盡量減少輸入差直流準位,所造成的輸出偏移現象!!06/13 11:30
16F→:請問POW大,offset trimming是用什麼方法去達到輸入準位~~06/14 00:39
17F→:0偏差,有勞POW大指教~ !06/14 00:42
20F→:我目前輸入兩G端使用diode-connected去產生DC路徑偏壓點 ~06/14 11:37
21F→:不過layout完多少有偏差,POW大說的加平行的電流S/D是指..?06/14 11:41
22F→:還有勞POW大指教了~!06/14 11:42
25F→:不會~ ^^06/15 01:48
26F→:感謝POW大指點,我懂你的意思了~3Q ...06/15 10:11
29F→:POW大的意思應該是,再輸入端的D和G端之間加diode-connect~06/15 14:01
30F→:current S/D使產生直流偏壓路徑,有不對之處還請指教更正!06/15 14:03
bruan43 在 PTT 的暱稱紀錄, 共 1 個
暱稱:超炫奶昔
文章數量:14