Re: [問題] 為什麼高頻接收、發送端需要使用鎖相迴路降頻?

看板comm_and_RF作者 (bool)時間7年前 (2017/05/22 09:40), 編輯推噓0(000)
留言0則, 0人參與, 最新討論串5/5 (看更多)
傳送端跟接收端之間的頻率與相位同步, 是利用PLL的"概念"達成, 但在現在的數位通訊系統中, 這並不由PLL電路達成, 而是在digital domain用演算法去追蹤頻率跟相位差,再做補償. 那PLL電路用來做啥呢? 用來同步到本地的石英振盪器 主要的工作 1. 倍頻: 從數十MHz的石英振盪器,產生GHz頻段的載波 所以這電路其實是帶倍頻功能的PLL,而且通常要能產生非整數倍的倍頻 2. 準確乾淨的載波: 讓VCO free running, 出來的載波頻率不準, jitter也大 得讓他去"鎖"在一個準確/乾淨的參考源,就是石英振盪器 3. 可變的載波頻率: 通常通訊的頻譜上有很多可用的channel, 就像電視的選台一樣, 要選到不同台,就得產生對應的載波頻率. 這是藉由設定不同的倍頻比率來達成 -- ※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 118.169.213.176 ※ 文章網址: https://www.ptt.cc/bbs/comm_and_RF/M.1495417222.A.DA8.html
文章代碼(AID): #1P8a66se (comm_and_RF)
討論串 (同標題文章)
文章代碼(AID): #1P8a66se (comm_and_RF)