Re: [問題] 為什麼高頻接收、發送端需要使用鎖相迴路降頻?
試著回答降頻次數的問題
通常有分一次降頻(homodyne receiver)和二次降頻(heterodyne receiver)的結構[1]
*一次降頻的結構大概是這樣:
http://i.imgur.com/dBJ0kRt.png
優點是面積較小、成本較低;缺點是會產生 IQ imbalance 和 DC offset 的問題[2]
*二次降頻的結構大概是這樣:
http://i.imgur.com/o4rrY40.png
相對而言二次降頻就沒有一次降頻的問題
但降中頻時中間會產生image,所以需要額外的 image rejection filter
缺點是面積大、成本較高
*參考書籍及論文:
[1]OFDM Baseband Receiver Design for Wireless Communic ati ons Tzi-Dar Chiueh
and Pei-Yun Tsai pp. 70-73
[2]Y. Kim, S. Choi, C. You and D. Hong, ‘BER computation of an MC-CDMA System
with carrier frequency
offset’, in Proc. of IEEE International Conference on Acoustics, Speech, and
Signal Processing, Mar. 1999, pp. 2555–2558
如有錯誤還請板友們更正
題外話:本版真的相對好冷清阿,通訊業真的再起不能了嗎?還沒畢業就已經很擔心了QQ
※ 引述《diggershi (早立衫)》之銘言:
: ※ 引述《revanchist (revanchist)》之銘言:
: : 試著回答
: : 鎖相迴路可以使接收端與發送端 "同步"
: : 同步不只是頻率同步, 相位也同步
: : 而且同步的頻率可以藉由改變外在電壓值而改變
: : 如果今天改用石英
: : 面臨問題如下:
: : 1.似乎沒有震盪頻率那麼高的石英
: : 2.就算有, 接收端與輸出端放置一樣震盪頻率的石英, 頻率可以同步,
: : 但是相位如何同步?
: : 不能輸出端與接收端頻率相同, 但一個頻率波形在波峰, 同時另一個頻率波形卻在波谷
: : 頻率不同步會影響效能, 相位不同步也會影響效能
: 鎖相回路,意思是鎖死相位差。
: 當接收端能根據發射訊號,隨時把相位差維持一個常數狀態(至少誤差很小),
: 不隨時間變動,就代表頻率也鎖住了。
: 至於相位差,那個就會是常數,後面解調時用參考信號解出來加回去就好。
: 石英振盪器,溫度就影響很大了。偏差太多,訊號就無法正確收下來
: 另外在沒有額外參考源下,弄一個自我"穩定"且"精準"的振盪器是很貴的。
: 不如直接參考發射源,想辦法跟著他就對了。成本可以差到10~100倍。
: 發射源不準、不穩定,那是發射源的問題,不是接收端的問題。
: 另外要降頻最大的原因是。
: 直接在高頻分析處理訊號,不管是用數位或是類比都很貴....
: 至於要分兩次降頻 還是一次降頻 我就不是很清楚差異性了
: 好像也是跟成本關係很大。
: : 3.就算能做到相位也同步,
: : 但要改變同步的頻率時, 鎖相迴路改變外在電壓值即可
: : 石英就要拆卸再換新的
: : 4.....................
--
※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 140.115.152.77
※ 文章網址: https://www.ptt.cc/bbs/comm_and_RF/M.1495304627.A.9C3.html
→
05/21 18:31, , 1F
05/21 18:31, 1F
→
05/21 18:42, , 2F
05/21 18:42, 2F
推
05/22 09:03, , 3F
05/22 09:03, 3F
→
05/22 09:03, , 4F
05/22 09:03, 4F
→
07/25 14:49, , 5F
07/25 14:49, 5F
討論串 (同標題文章)
本文引述了以下文章的的內容:
完整討論串 (本文為第 4 之 5 篇):