討論串[理工] [計組]-成大97-資工所
共 5 篇文章
首頁
上一頁
1
下一頁
尾頁

推噓1(1推 0噓 0→)留言1則,0人參與, 最新作者c0758 (陽光宅)時間14年前 (2012/01/13 15:54), 編輯資訊
0
0
2
內容預覽:
第四題. http://ppt.cc/LElR. 1. add $1 $1 $2. 2. add $1 $1 $3. 3. add $1 $1 $4. 按照上面解答了解. 可是不用管第一個指令和第二個指令的 $1 data hazard嗎. 不需要加EX hazard 的部份嗎. 還是我昏頭了?.

推噓7(7推 0噓 8→)留言15則,0人參與, 最新作者fef92 (濃妝短裙騙不倒我的)時間16年前 (2010/03/06 22:25), 編輯資訊
0
0
1
內容預覽:
and not ( EX/MEM.RegWrite and. ( EX/MEM.RegisterRd != 0 ) and. ( EX/MEM.RegisterRd == ID/EX.RegisterRs ). ). and not ( EX/MEM.RegWrite and. ( EX/MEM.R

推噓2(2推 0噓 9→)留言11則,0人參與, 最新作者luckyburgess (心安即自在)時間16年前 (2010/03/06 21:43), 編輯資訊
0
0
1
內容預覽:
想請問第四題的答案. http://ppt.cc/adDc. 麻煩幫忙解答一下 感謝!!. --. 發信站: 批踢踢實業坊(ptt.cc). ◆ From: 114.27.21.87.

推噓0(0推 0噓 2→)留言2則,0人參與, 最新作者lovefo (lovefo)時間16年前 (2010/02/27 09:51), 編輯資訊
0
0
0
內容預覽:
第一題. 000000 01001 01010 01000 00000 100000. 轉成 MIPS code. 我的答案是. add $t0,$t1,$t2. 可是解答是. add $s0,$s1,$s2. --. 一切..... 似乎不再那麼重要..... --. 發信站: 批踢踢實業坊(

推噓1(1推 0噓 1→)留言2則,0人參與, 最新作者luckyburgess (心安即自在)時間16年前 (2010/02/22 23:49), 編輯資訊
0
0
0
內容預覽:
題目:Assume that a processor implements the hardware TLB cache.. Assume also that the instruction and data caches are physical. address caches. The proc
(還有194個字)
首頁
上一頁
1
下一頁
尾頁