Re: [問題] PMOS之輸出不正常
※ 引述《ccliona (cc)》之銘言:
: : 請問你如何知道左右之PMOS無法導通時,馬達兩端皆為0V ?
: 我看懂大大的意思了...我原本以為您是說在沒有給訊號的情況下AB為0,因此
: 所量測到馬達兩端皆為0V,後來了解您是說在給訊號的情況下A=1.0.1.0.1.0 B=0.0.0.0.0
: 在A與B瞬間為0的時候
: 的確在給訊號的時候,A與B在0的瞬間,B側端馬達是0V,但在A=0的時候,A側端
: 馬達還是有電壓存在,
: : 如果馬達上有電荷堆積呢?
: : 如果馬達因慣性旋轉而有感應電動勢呢?
: : 你要如何確保「PMOS無法導通時馬達端點為0V」?
: 我在想是否左上PMOS截止時,馬達的電動勢讓右下角NMOS繼續導通,導致馬達循環
: 繼續運轉,如此圖所示
: http://imgur.com/xd9fYLU

: 當左上PMOS截止時,馬達殘存的電壓 紅色V點,讓右下的NMOS繼續導通,因此造成
: 馬達截止不完全,造成循環讓馬達繼續運轉
: 昨天有測量過右下NMOS Vg點電壓(紫色),如此圖 http://imgur.com/iYFpiU4

: Vg電壓(紫色)是由左邊Vd點(藍色)所連接,而NMOS一直在ON的狀態
: 不知道我這樣猜想對不對?
: : 你可以再試試看把馬達換成電容,看看輸出波形會怎麼變化
: 馬達換成電容後,波形Vd維持在25V@@",不知道有沒有測試錯誤,我是Vd直接串電容
: 在接地這樣。
: : 最後並且記住一點,馬達 "並不是" 電阻
: 補充:
: 請問大大們,電路圖中 馬達上方的那個1K電阻 http://imgur.com/xd9fYLU

: 是不是為了讓馬達的電動勢消耗掉所配置的? 今天測試將電阻拉大,對Vd點沒影響
: 但電阻換小後,Vd low電壓有拉下來一點了,當我越換越小換到33歐姆時 電阻就燒了..
: 不知道有甚麼方法可以消除馬達的反電動勢?
你現在已經知道要如何得到你要的波形了,所以你的問題已經由:
「為甚麼我的開關輸出波形不正常」
變成
「為甚麼我的馬達不會正常運轉」
要回答這個問題,就要知道馬達的特性為何
馬達的運作方式跟輸入電壓的關係為何?
為甚麼馬達輸入是方波時無法和我所想的一樣正常運轉?
試試看拿電流探棒量通過馬達的電流
再把馬達串一個電感或Diode試試看
如果馬達可以正常運轉,再拿電流探棒量看看通過馬達的電流
應該很容易發現原因
至於更細部的理論我建議你去查關鍵字
Power Electronics
Buck Converter
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 114.45.175.103
討論串 (同標題文章)
本文引述了以下文章的的內容:
完整討論串 (本文為第 6 之 6 篇):