[問題] 儀表放大器 by Cadence

看板Electronics作者 (我是R"柒"SSI)時間12年前 (2011/12/30 22:10), 編輯推噓3(306)
留言9則, 2人參與, 最新討論串1/2 (看更多)
大家好: 日前我以Cadence設計差動放大器 並萃取出SP檔模擬後可放大訊號 即參照一般AD 620等儀表放大器 以三個剛才提到的放大器以及一些電阻串接後 本以為如此便可有儀表放大器之特性 無奈 毫無放大,就只是個諸多MOS組成的電路 在我HSpice模擬時,試圖以改變電阻值之方式去進行放大 但改到最後,進行直流放大模擬時 輸入為0 ~ 3.3V 但輸出僅至1.2xV左右便飽和了 是以想請教大家:CMOS 儀表放大器是否有什麼限制? 亦或是我觀念從頭錯到尾? P.S D35 製程 另外想問大家 由於我的研究是以MEMS結構旋塗後去感測氣體 MEMS結構之後接一個NMOS 由於感測訊號極小 是以需連接放大器之類的後端電路 而我看paper後,所聯想到的便是鎖相放大器(Lock -in amp) 或是儀表放大器 想請問大家還有什麼方式可作訊號之放大 我曾經想過以NI的鎖相放大器串連MEMS 控制LabVIEW去做訊號放大、擷取、量測 但NI的儀器造價令人結舌 以上,感謝大家 -- #1AxPnqGi (WarCraft)

11/01 22:36,
上彬謙信 德州家康
11/01 22:36

11/01 22:36,
司馬殼
11/01 22:36

11/01 22:37,
另外還有著名的苟或、潮抄等族繁不及備載
11/01 22:37

11/01 23:04,
網咖玩解析度不夠的時候 我玩賈詡 旁邊的一群國中生:
11/01 23:04

11/01 23:04,
挖 費翔死了............
11/01 23:04
-- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 203.217.111.92

12/30 22:17, , 1F
你輸入應該是小信號差動  而不是0-Vdd吧
12/30 22:17, 1F

12/30 22:20, , 2F
.dc Vin vin- 0 dc 0 3.3 0.001
12/30 22:20, 2F

12/30 22:20, , 3F
兩端都先設為0
12/30 22:20, 3F

12/30 22:22, , 4F
其實我不熟HSpice...可以請你描述你灌的是什麼信號嘛
12/30 22:22, 4F

12/30 22:23, , 5F
嗯... 就是輸入 0 到 3.3V 的直流訊號 間隔為0.001V
12/30 22:23, 5F

12/30 22:27, , 6F
其實我還有一個點滿困擾的說....就是FET的W/L常不得其規則
12/30 22:27, 6F

12/30 22:27, , 7F
總是一直在瞎兜數值...
12/30 22:27, 7F

12/30 22:28, , 8F
ㄟ...看來你對IC設計沒什麼概念呀,做IA對你來說太進階了
12/30 22:28, 8F

12/30 22:29, , 9F
先練習如何把一個OP做好,再來嘗試做IA吧
12/30 22:29, 9F
文章代碼(AID): #1E_SOxSl (Electronics)
文章代碼(AID): #1E_SOxSl (Electronics)