Re: [問題] 用電容當Load的小問題
※ 引述《Maybetrue (已婚)》之銘言:
: ※ 引述《stevegood (stevegood)》之銘言:
: : 最近唸到書上寫說用電容當負載(像是一個op用兩個電容做負回授)
: : 書上說這樣有個好處是沒有信號通過時不會造成op的負載,
: : 我想請問沒有信號通過的時候有沒有對op造成load有差嗎?
: : 還是是影響到DC 耗power的差別?
: : 希望高手幫忙解答!感激不盡!
其實很簡單的想法,一個較複雜的混合信號電路通常不會僅有一級opamp,
而是在每組op後面都會在另外再掛電路,如 Fig.1
---------
- OPAMP --------Gate (Mos)
---------
Fig.1
也就是說op的屁股會與下一級的閘極(Gate)相接,這時候就要考慮負載效應。
Cgs,Cgd....等等,掛越多負載越重,會壓迫到頻寬 (簡單想就是充放電不夠力)
那充放電不夠力最簡單的方式就是加電流,而加電流的最直接影響Power....
所以這是環環相扣的。
: 也許是我知識淺薄... 但,我想實務上沒有人會用電容器做負回授。
: 就算不在乎電容器的精度好了,訊號通過元件的時候多少會造成失真
: 。失真的訊號,我不知道可以做什麼。
: 而,因為電容器總是有漏電流的問題,所以我認為為了省「功耗」而
: 特地去兜電容性組抗的放大網路是不具有意義的。
: a
: 我有空可以用Pspice模擬一下 XD
絕大部分的ADC都是使用Switch Capacitor的架構
其實還有電阻式跟電流式
電容精確度於製程上是最準確的>電阻>電流
電阻式面積較小但雜訊較多、較髒亂
電流式速度最快,但是最不準>電阻>電容
希望沒誤導你。
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 140.122.218.86
→
12/19 09:05, , 1F
12/19 09:05, 1F
討論串 (同標題文章)
本文引述了以下文章的的內容:
完整討論串 (本文為第 3 之 3 篇):