Re: [問題] 用電容當Load的小問題
※ 引述《stevegood (stevegood)》之銘言:
: 最近唸到書上寫說用電容當負載(像是一個op用兩個電容做負回授)
: 書上說這樣有個好處是沒有信號通過時不會造成op的負載,
: 我想請問沒有信號通過的時候有沒有對op造成load有差嗎?
: 還是是影響到DC 耗power的差別?
: 希望高手幫忙解答!感激不盡!
也許是我知識淺薄... 但,我想實務上沒有人會用電容器做負回授。
就算不在乎電容器的精度好了,訊號通過元件的時候多少會造成失真
。失真的訊號,我不知道可以做什麼。
而,因為電容器總是有漏電流的問題,所以我認為為了省「功耗」而
特地去兜電容性組抗的放大網路是不具有意義的。
a
我有空可以用Pspice模擬一下 XD
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 114.44.99.148
推
12/18 08:40, , 1F
12/18 08:40, 1F
= =""""
因為我認知上那種電容器不是作放大倍率調整,而是作微分或積分功能的元件。
推
12/18 10:24, , 2F
12/18 10:24, 2F
推
12/18 12:35, , 3F
12/18 12:35, 3F
SC是低通濾波,不是作負回授阿。 = ="""
※ 編輯: Maybetrue 來自: 114.44.99.148 (12/18 12:54)
推
12/18 13:16, , 4F
12/18 13:16, 4F
嗯o.o.. 我對這類的電路應用不熟。SC電路還是剛剛google看到的。
※ 編輯: Maybetrue 來自: 114.44.99.148 (12/18 13:51)
推
12/18 13:55, , 5F
12/18 13:55, 5F
推
12/18 14:52, , 6F
12/18 14:52, 6F
推
12/18 16:08, , 7F
12/18 16:08, 7F
推
12/18 16:11, , 8F
12/18 16:11, 8F
推
12/18 18:18, , 9F
12/18 18:18, 9F
推
12/18 19:08, , 10F
12/18 19:08, 10F
推
12/18 19:09, , 11F
12/18 19:09, 11F
推
12/18 19:10, , 12F
12/18 19:10, 12F
推
12/18 19:10, , 13F
12/18 19:10, 13F
確實沒有念過研究所... 要念什麼研究所才會學到這個呀@@"
而且,順便問為什麼ADC要用電容作負回授?是因為要濾除analog訊號中的雜訊嗎?
※ 編輯: Maybetrue 來自: 114.44.99.148 (12/18 23:07)
推
12/19 00:18, , 14F
12/19 00:18, 14F
推
12/19 00:37, , 15F
12/19 00:37, 15F
推
12/19 01:35, , 16F
12/19 01:35, 16F
推
12/19 01:38, , 17F
12/19 01:38, 17F
→
08/13 19:07, , 18F
08/13 19:07, 18F
→
09/17 23:01, , 19F
09/17 23:01, 19F
→
11/11 16:03, , 20F
11/11 16:03, 20F
→
01/04 22:15,
5年前
, 21F
01/04 22:15, 21F
討論串 (同標題文章)