Re: [請益]設計OPAmp W/L值

看板Electronics作者 (*大胖幾*)時間16年前 (2007/08/23 01:16), 編輯推噓0(000)
留言0則, 0人參與, 最新討論串3/3 (看更多)
※ 引述《jingwoei (jw)》之銘言: : ※ 引述《kb76628 (小伊)》之銘言: : : 電路圖: : : http://0rz.tw/292XW : : 我是用0.18 process,想請問版上大大 : : Q1:如果要讓gain變大,哪幾顆MOS的W/L值要大?(除了M1和M2外) : gain變大,可以將gm變大,或是將ro變大 : 若想將gm變大,inupt mos、M7、M8的W/L可以提高 : 若想將ro變大,pole位置上的mos的L可以增加。 這是two stage的架構 如果把第一級gm變大(同時電流不變 維持ro)的話 Unity Gain Bandwidth也會上升 但同時造成Phase Margin的下降 因此比較建議的作法是用調整ro的方式去增加gain(加大第一級或第二級的L, 同時維持相同W/L) 即用Area換取Gain 另外 不調第二級gm的原因是因為此gm值與第二級消耗電流及第一級輸出common mode有關 : : Q2:我NMOS是用0.44um/0.18um,PMOS W值是否要是NMOS的三倍? : 要看是哪裡的MOS,不是所有PMOS和NOS都這樣的比例。 : 像圖中輸出級W/L就要約p:n=3:1這樣。 這你可以用square law或是其它方法算(ex: gm/Id) 要先設定好輸出common mode以及所有bias偏壓條件等等 再將條件代入公式做size的推算 : : Q3:如果我的vdd是1.8V,那Vout有可能超過1.8V嗎?不是有能量守恆嗎? : 不可能,會saturation -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 122.123.132.133
文章代碼(AID): #16p6zlnu (Electronics)
文章代碼(AID): #16p6zlnu (Electronics)