討論串[請益]設計OPAmp W/L值
共 3 篇文章
首頁
上一頁
1
下一頁
尾頁

推噓0(0推 0噓 0→)留言0則,0人參與, 最新作者kb76628 (小伊)時間17年前 (2007/08/21 21:56), 編輯資訊
1
0
1
內容預覽:
電路圖:. http://0rz.tw/292XW. 我是用0.18 process,想請問版上大大. Q1:如果要讓gain變大,哪幾顆MOS的W/L值要大?(除了M1和M2外). Q2:我NMOS是用0.44um/0.18um,PMOS W值是否要是NMOS的三倍?. Q3:如果我的vdd是1.
(還有789個字)

推噓0(0推 0噓 0→)留言0則,0人參與, 最新作者jingwoei (jw)時間17年前 (2007/08/21 22:07), 編輯資訊
1
0
1
內容預覽:
gain變大,可以將gm變大,或是將ro變大. 若想將gm變大,inupt mos、M7、M8的W/L可以提高. 若想將ro變大,pole位置上的mos的L可以增加。. 要看是哪裡的MOS,不是所有PMOS和NOS都這樣的比例。. 像圖中輸出級W/L就要約p:n=3:1這樣。. 不可能,會satur

推噓0(0推 0噓 0→)留言0則,0人參與, 最新作者jnlien (*大胖幾*)時間17年前 (2007/08/23 01:16), 編輯資訊
0
0
1
內容預覽:
這是two stage的架構. 如果把第一級gm變大(同時電流不變 維持ro)的話 Unity Gain Bandwidth也會上升. 但同時造成Phase Margin的下降. 因此比較建議的作法是用調整ro的方式去增加gain(加大第一級或第二級的L,. 同時維持相同W/L) 即用Area換取G
(還有39個字)
首頁
上一頁
1
下一頁
尾頁