作者查詢 / smallbeach
作者 smallbeach 在 PTT 全部看板的留言(推文), 共43則
限定看板:全部
10F→: 1.第五點sub為psub的意思,也就是説layout上除了NW-ri02/05 00:51
11F→: ng,元件最外面要再加一圈psub-ring。02/05 00:52
12F→: 2.用途是作為Guard ring。02/05 00:52
13F→: 3.省面積的畫法可以試著將一群同NW電位的PMOS圍上n-ri02/05 00:52
14F→: ng後再圍上psub-ring。02/05 00:52
15F→: 4.用ndiff pdiff 區分n/pMOS的話,那有n/pIMP嗎?如果02/05 00:52
16F→: 沒有可能是省光罩,原本要用diff/nimp/pimp三層區分現02/05 00:52
17F→: 在只要兩層。02/05 00:52
4F→: 檢查layout hier.與source hier. 元件是否相符,可能01/23 13:58
5F→: 你Layout上某個元件被往上提到別的階層了,另外沒看到01/23 13:58
6F→: lvs.rep只能隔空抓藥。01/23 13:58
8F→: 如果元件的hier.沒問題的話,檢查LVS command file 內01/24 17:04
9F→: 的命令LVS Push Devices YES/NO 是否為YES。01/24 17:04
19F→: 不考慮轉職的話,就找你現在摸最熟的機台設備商,但年09/15 00:08
20F→: 薪可能不會比現在高,若是跳別間半導體廠設備可能更慘09/15 00:08
21F→: 。09/15 00:08
3F→: JDV縮寫如一樓,其意義是你上傳GDS給晶圓廠後,晶圓廠05/24 21:46
4F→: 根據 CAD bias(以t公司為例)將你所畫的層做布林運算後05/24 21:46
5F→: 得到實際的光罩圖形,之後回傳給你做最後一次的確認,05/24 21:46
6F→: 若無誤則會release 光罩,這時晶圓廠才會正式開始製造05/24 21:46
7F→: 。至於 - - 我認為是透過晶圓廠的布林運算出來的層,05/24 21:46
8F→: 實際佈局上不需要添加。05/24 21:46
35F推: A02/06 22:50
9F→: Sony WS41309/05 12:27
131F推: 感謝貢獻生育率!07/13 21:59
34F→: 不想花錢去自強上課的話,去layout house當免洗的練功08/22 02:19
35F→: ,蹲個一年半載,有些經驗再試著往一、二線的design h08/22 02:19
36F→: ouse跳。08/22 02:19
2F推: 美光擴散cp值超高04/01 13:16
2F推: 原尺寸05/07 15:44