討論串[問題] Sigma-delta ADC 模擬問題
共 3 篇文章
首頁
上一頁
1
下一頁
尾頁

推噓2(2推 0噓 1→)留言3則,0人參與, 最新作者jamtu (月光下的智慧)時間11年前 (2015/01/18 20:05), 編輯資訊
0
0
0
內容預覽:
2-bit數位訊號如果是binary. 就用一個VCVS. Vout = 2*B1 + B0. 對Vout做FFT. 在電路settle之後 取你要看的FFT時間長度即可. FFT時間越長,亦即取越多點,得到的頻譜長得越密. 但不代表比較精準. 何謂精準的模擬結果 可能你要重新思考. --.

推噓0(0推 0噓 0→)留言0則,0人參與, 最新作者baoerking (basketball)時間11年前 (2015/01/18 15:09), 編輯資訊
0
0
0
內容預覽:
我想你的sd adc應該是指sdm吧!?. 那你直接將sdm output接出來做fft應該就可以看到PSD。. time stop跟你要計算的點數有關,通常至少要1024點以上,. 而time step跟你的clock有關。. --. 發信站: 批踢踢實業坊(ptt.cc), 來自: 140.

推噓1(1推 0噓 1→)留言2則,0人參與, 最新作者davison (davison)時間11年前 (2015/01/17 10:03), 編輯資訊
0
0
0
內容預覽:
目前小弟正在設計二階Sigma-delta ADC (fin=20kHz, fs=5MHz),採用2-bit flash adc. 作為量化器,回授路徑則採用一個2-bit DAC,有幾個模擬問題想請教各位大大:. (1) Sigma-delta ADC的輸出為2 bit數位訊號,要如何模擬其功率頻
(還有84個字)
首頁
上一頁
1
下一頁
尾頁