討論串[問題] 類比IC的一些設計問題?
共 4 篇文章
首頁
上一頁
1
下一頁
尾頁

推噓0(0推 0噓 19→)留言19則,0人參與, 最新作者woko (孤.獨.一.痕)時間12年前 (2013/12/06 11:53), 編輯資訊
0
0
0
內容預覽:
感謝各位提供的寶貴意見!. 我學長應該是希望這顆電路至少會動,所以才建議留pin外接電阻.. 這邊還有兩個問題想請教各位:. (1)start up電路的基本精神是甚麼呢?. 我看了Razavi書上的作法,以及一些參考文獻的作法,. 似乎主要是把一顆diode-connect的MOS p端接電流鏡P
(還有56個字)

推噓4(4推 0噓 21→)留言25則,0人參與, 最新作者woko (孤.獨.一.痕)時間12年前 (2013/12/04 13:32), 編輯資訊
0
0
0
內容預覽:
原來我學長的意思是:. (1)當基準的電流源電阻用外接的可變電阻. (2)內部並聯N個最小電流單元. (3)搭配電晶體開關在IC內部產生相對應的電流. 這樣的話可以兼顧調整的彈性以及IC的面積~~. --. 發信站: 批踢踢實業坊(ptt.cc). ◆ From: 122.147.248.242

推噓0(0推 0噓 0→)留言0則,0人參與, 最新作者kk123 (阿熊)時間12年前 (2013/12/03 22:53), 編輯資訊
0
0
0
內容預覽:
假設沒意外的話,用 P-SUB wafer 是可以用 P+/Nwell 替代 PNP BJT. 電阻通常有±20% 的 variation, 所以你的電路要夠強壯才行.... 這也是 Foundry 所提供的 model 有 TT,SS,FF 之類.... 否則大家都用 TT 設計就好了. 不同的電
(還有166個字)

推噓8(8推 0噓 22→)留言30則,0人參與, 最新作者woko (孤.獨.一.痕)時間12年前 (2013/12/03 14:22), 編輯資訊
0
0
0
內容預覽:
因為小弟修的專題必須跟CIC下一顆晶片才算過關,. 所以想跟版上高手請教一些問題:. (1)bandgap reference中用來接成diode-connect的寄生PNP可不可以改用. Nwell/Psubstrate接面或是P+/Nwell的單純diode接面?. 為什麼我看書上和許多參考文獻
(還有194個字)
首頁
上一頁
1
下一頁
尾頁