討論串[問題] 二個關於電容的問題
共 3 篇文章
首頁
上一頁
1
下一頁
尾頁

推噓3(3推 0噓 20→)留言23則,0人參與, 最新作者bat205 (時速200km)時間11年前 (2013/06/08 19:11), 編輯資訊
1
0
0
內容預覽:
最近看到有關於電容的兩段話. 一直想不出為什麼這樣寫. 請各位大大幫忙解惑. (Q1):大電容為什麼可以濾除低頻雜訊?. (Q2):小電容用途在濾除高頻雜訊,根據非理想電容共振頻率公式fo=1/(2pi*sqrt(LC)). 在共振頻率以下為電容性,以上為電感性. 當電容越小共振頻率就越高,濾除高頻

推噓2(2推 0噓 0→)留言2則,0人參與, 最新作者Unununium ( ̄▽ ̄#)時間11年前 (2013/06/08 22:16), 編輯資訊
1
0
2
內容預覽:
電容內部會有寄生電感跟電阻. 所以PCB上電源濾波不是理想上的Low pass filter 而是LC notch. 若是理想的低通濾波模型 則無關頻率 電容應當越大越好. 每種電容都會有自己的resonant frequency 像這張圖http://tinyurl.com/leudwms. 而因
(還有451個字)

推噓4(4推 0噓 12→)留言16則,0人參與, 最新作者CCMAKE (￾NNN￾N)時間11年前 (2013/06/09 11:28), 編輯資訊
0
0
2
內容預覽:
想借用這個標題問一下. 通常各位大大在設計IC power pin的 decoupling電容時. 會依據甚麼樣的法則去決定要放幾顆/容值大小 的電容呢?. 以及怎麼決定 多少 power pin可以共用同一個電容?. 需要由IC工作頻率/耗電流/電壓 套公式去計算所需要的容值大小/顆數?. 或是直
(還有162個字)
首頁
上一頁
1
下一頁
尾頁