討論串[問題] opamp的問題
共 6 篇文章
內容預覽:
雖然我看不出來哪裡錯. 不過我覺得. 並不需要每個switch都用CMOS Transmission Gate去做. 若是單用NMOS switch就可以完成的. 就單用NMOS就好了. 多了個PMOS只會增大寄生電容而已. 而且PMOS的mobility只有NMOS的0.3倍左右. 為了降低Ron
(還有100個字)
內容預覽:
※ 引述《JACKIEYOUNG.bbs@ptt.cc (希希)》之銘言:你的sample clock和hold clock會不一樣喔,我對這一點滿有疑問的,那轉移電荷訊號時,你的最後輸出會很近似取樣的訊號嗎??怪怪的喔.. 你的圖,我是連上去看不到ㄋ...這個大大的說法,我贊同,因為,你要先了解你
(還有191個字)
內容預覽:
※ 引述《Agilent.bbs@ptt.cc (安)》之銘言:. > 轉信站: KimoWebBBS!netnews.kimo.com.tw!news.csie.ncu!news.ncu!ctu-gate!ctu-read> Origin: sally.csie.ntu.edu.tw. > 各位大
(還有643個字)
內容預覽:
我說說一下我的想法 如果你想知道那裡錯 其實很簡單. 你就用理想op下去做不就知道了 不過我想這個十之八九是放大器有問題. 我看了你的檔 其實心裡有些疑問 你用了並聯 不過卻不是整數. 中間很多值也都調到小數點兩位 連外接的偏壓源也是 真要下出來. 恐怕做測試的板子會比你設計它還要難 可能實際的狀況
(還有179個字)