[問題] 最大不失真輸出電壓擺幅!?
https://imgur.com/a/IlfscT4
各位大大好..
圖片中為總電路、small signal model、
求"最大不失真輸出電壓擺幅"的內容、
以及一些手算參數值!
(僅供參考,用綠筆mark起來的值都沒錯,基本上待會的問題只會用到Rin2)!
我的問題在內容部份的第4~5,9~12行,
為什麼要用 DC電流IC 去乘 交流電阻Rac?!
為什麼最大信號振幅為 Vopi(max)= min[ ICi*Rac, VCEi ]?!
從這幾行看起來,是不是這個Vo只有"(上)半波"?!
有沒有"大大"可以解釋給我聽!
謝謝!
--
※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 219.68.139.144 (臺灣)
※ 文章網址: https://www.ptt.cc/bbs/Electronics/M.1564387549.A.52A.html
※ 編輯: creation (219.68.139.144 臺灣), 07/29/2019 16:10:55
→
08/16 15:13,
6年前
, 1F
08/16 15:13, 1F

→
08/16 15:15,
6年前
, 2F
08/16 15:15, 2F
→
08/16 15:15,
6年前
, 3F
08/16 15:15, 3F
→
08/16 15:15,
6年前
, 4F
08/16 15:15, 4F
先謝過! ^ ^
※ 編輯: creation (219.68.139.144 臺灣), 08/17/2019 13:35:10
不好意思..今天才發現這張圖有第二部分..
關於文字說明..想請教一下..
1.您說的vo > -VCEQ 只看大小,所以 vo > VCEQ <= 這部份我有點轉不過來!
2.關於 藍字& fig. 部份,
cut-off這條線代表 [IC(RC//RL)+VCEQ],
Q這條線代表工作點VCEQ(vo在此電位為"0"),
sat這條線代表VCE(sat),
對嗎?!
然後,根據這3條線,如果我把vo放在Q上,
不是: over "cut-off"的部份會截止,
低於 "sat"的部份會飽和,
那麼(vo+VCEQ) 的range是:VCE(sat) < (vo+VCEQ) < [IC(RC//RL)+VCEQ])
=> Vop(max)=min[IC(RC//RL),{VCEQ-VCE(sat)}]
嗎?!可是怎麼跟您底下的藍字說明有抵觸?!
3.還有您最終Ans.裡的(IC1,VCE1)對應的是你計算裡的(IC,VCEQ)嗎?!
4.為什麼Rac = RC//RL?!
謝謝!
※ 編輯: creation (219.68.139.144 臺灣), 08/20/2019 10:39:45
→
08/20 23:28,
6年前
, 5F
08/20 23:28, 5F
→
08/20 23:28,
6年前
, 6F
08/20 23:28, 6F
→
08/20 23:28,
6年前
, 7F
08/20 23:28, 7F
→
08/20 23:28,
6年前
, 8F
08/20 23:28, 8F
→
08/20 23:28,
6年前
, 9F
08/20 23:28, 9F
→
08/20 23:28,
6年前
, 10F
08/20 23:28, 10F
→
08/21 06:37,
6年前
, 11F
08/21 06:37, 11F