[問題] EDA Cloud LPE 寄生電阻太大

看板Electronics作者 (saes2005)時間10年前 (2016/03/04 00:33), 編輯推噓2(207)
留言9則, 5人參與, 最新討論串1/1
如題 我是先加TSMC I/O 後 再砍掉I/O 後跑 DRC LVS 和 LPE 可是我發現要當I/O的那幾隻net的電阻實在很大 高達85K 歐姆 不知道是哪邊出問題 或者是我跑LPE設定上可能要修改 就麻煩各位大大提供相關經驗了 -- OVERALL COMPARISON RESULTS # ################### _ _ # # # * * # # # CORRECT # | # # # # \___/ # ################### -- ※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 61.228.67.90 ※ 文章網址: https://www.ptt.cc/bbs/Electronics/M.1457022826.A.05D.html

03/04 09:14, , 1F
砍I/O是指砍I/O library裡的ESD circuit?
03/04 09:14, 1F

03/04 17:07, , 2F
對 我是擺上去後再砍掉的
03/04 17:07, 2F

03/04 18:44, , 3F
你是用哪種io呀? 如果是數位輸出 有帶有buffer的io pad
03/04 18:44, 3F

03/04 21:22, , 4F
可能多砍了東西留下了東西,debug就另存新檔,把圖形砍到
03/04 21:22, 4F

03/04 21:22, , 5F
只剩可疑區域
03/04 21:22, 5F

03/05 00:08, , 6F
了解 我下星期再試看看了
03/05 00:08, 6F

03/05 01:13, , 7F
Pull Hi/Lo 電阻?
03/05 01:13, 7F

03/05 01:31, , 8F
我也不太確定要等CIC維護完開機才能知道真相
03/05 01:31, 8F

03/10 06:47, , 9F
你沒有接電吧...
03/10 06:47, 9F
文章代碼(AID): #1Ms6Tg1T (Electronics)