[問題] OPA systematic offset voltage來源?

看板Electronics作者 (孤.獨.一.痕)時間11年前 (2014/11/27 18:08), 編輯推噓2(203)
留言5則, 4人參與, 最新討論串1/2 (看更多)
如題, 因為最近在設計一顆OPA, 已經完全按照書本所提的match方式設計, 但跑出來還是有幾個mV的offset, 因為是應用在mV等級的sensor, 所以這幾個mV影響會很大. 想請問一個問題: OPA在元件完全match的設計條件之下, 產生offset voltage的來源是哪邊? 我目前想到的是主動負載偏壓造成的偏壓點不對稱, 但不知道要從何分析起? 希望版上有相關經驗的高手不吝指導, 感謝! -- ※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 202.39.226.12 ※ 文章網址: http://www.ptt.cc/bbs/Electronics/M.1417082905.A.12E.html

11/27 19:45, , 1F
open loop gain 不夠大
11/27 19:45, 1F

11/28 08:48, , 2F
open loop 還是close loop ?
11/28 08:48, 2F

11/28 08:57, , 3F
close loop的offset
11/28 08:57, 3F

11/28 10:50, , 4F
Razavi p.386下面有講是製造時電晶體mismatch. 請看13.2
11/28 10:50, 4F

11/28 14:00, , 5F
有點瞭解了,感謝!
11/28 14:00, 5F
文章代碼(AID): #1KTlWP4k (Electronics)
文章代碼(AID): #1KTlWP4k (Electronics)