Re: [問題] Power 電容選擇與擺的位置?

看板Electronics作者 (poo)時間10年前 (2013/10/13 21:05), 編輯推噓2(204)
留言6則, 4人參與, 最新討論串3/3 (看更多)
※ 引述《cpt (Obstacle 1)》之銘言: : ※ 引述《poo123456 (poo)》之銘言: : : 想請問 : : 一般power 周邊都會擺一些電容 應該是濾波 : : 我想請問 該怎麼決定電容 或電容的數量 或位置 : : 比如說3V3 旁邊放的就是固定那些電容? : : 順便問 AC cap 那些擺的位置與大小 (靠近哪邊IC or connec?) : : 這部分是看 platform PDG 嗎? : : 謝謝 : 這篇文章仔細讀過之後 : 你對 bypass cap 的知識應該可以勝過一半以上的人: (長文, 有三頁) : http://www.planetanalog.com/document.asp?doc_id=527521 : http://www.planetanalog.com/document.asp?doc_id=527522 : http://www.planetanalog.com/document.asp?doc_id=527524 : 如果懶得看全文, 精華在第二頁的 fig.11 : 如果想參考各種規格電容的 |Z| vs Freq data, murata 的網頁有個不錯的工具 : http://ds.murata.co.jp/software/simsurfing/en-us/ 小弟不才 看完全部後 只讀出幾點資訊 1. 旁路電容近可能靠近IC power pin 2. 不同包裝 不同容值 有不同的阻抗 Q: 那圖的低點 也就是最適合這電容的頻率? 可是power 還有頻率? 還是說 高頻就要選低點靠右邊的 低頻就選靠左邊? 3. 高頻 就選擇 較小包裝 較小容值 低頻反之(根據圖11) 然後小弟還是想問 1. 今天我一個3.3V 過來 高頻低頻看IC? 容值選0.01 0.1 1 10?或是這些的排列組合 2. 就我所知 電容是濾noise 把高過某值的電壓吸收掉 (低過某值的也吸?) 所以今天我希望輸入到這IC pin 能夠在3.25~3.35V 之間 我該怎麼選電容大小跟容值 3. 如果並聯兩個電容 就有兩個低點 這是代表在這兩個頻率下 阻抗都很低 那會同時有兩種頻率的情況? 4. 並聯兩個一模一樣的電容 在這篇文章中是沒意義的? (除了選擇特定容值) 5. 就那四個例子 感覺不出高頻 要選哪些電容 低頻要選哪些 6. 電容就像水庫 一開始處於斷路 充電充飽了 就短路=沒這科電容 那電容濾波濾到飽了 不就短路了@@? 7. 那些VR 的出pin位置要放電容去濾波嗎? 還是整條線上 就入pin位置放就好? 因為我看別人設計好像都還是有放.. 總結: 目前的我 以後看到power pin 可能就先接0.1U 1U 0402@@ 因為我還是不太清楚在甚麼情況下要選多少容值 大小 幾顆 總共的需求是什麼 當然也有可能是小弟沒看清楚 或許裡面也都有寫 只是我濾不到@@ 謝謝。 -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 111.250.54.61

10/13 21:24, , 1F
4. 跟錢有關時 電源濾波,會用小容量多並,容量一倍
10/13 21:24, 1F

10/13 21:24, , 2F
價錢有時不只一倍
10/13 21:24, 2F

10/13 21:54, , 3F
可是兩個1U 並聯 不就=裝一個2U 這樣對應頻率 阻抗都變?
10/13 21:54, 3F

10/14 09:52, , 4F
電容並不單單只有電容存在
10/14 09:52, 4F

10/18 17:59, , 5F
有等效電感加板子的電感 建議你去看看decoupling capac
10/18 17:59, 5F

10/18 17:59, , 6F
itor on pcb的論文會比較了解
10/18 17:59, 6F
文章代碼(AID): #1IMfgXSK (Electronics)
文章代碼(AID): #1IMfgXSK (Electronics)