Re: [問題] LDO的電壓

看板Electronics作者 (月光下的智慧)時間10年前 (2013/09/03 08:15), 編輯推噓4(402)
留言6則, 5人參與, 最新討論串3/3 (看更多)
我沒有設計過LDO產品 只做過學校作業 對於很多細節算是非常外行 以一個比較general類比的角度來描述給你參考 ※ 引述《dodolo (豆豆龍)》之銘言: : 各位大大好,小弟剛接觸IC設計不久, : 有很多新手的問題想問一下, : 1.LDO中的 Vref 是交流還是直流電? LDO存在的目的 是產生一個不隨輸入電壓改變而改變的輸出電壓 而這個輸出電壓是使用者可以自己指定的  Ex. 3.3V 以方便後面的 OPAMP 使用 一個好的LDO設計,在輸入電壓不管10V或是20V的情況,以及輸出負載在任何情況 輸出電壓都要能夠差不多是這個值 要產生一個穩定輸出的指定電壓,必須使用回授系統 假設LDO內部已經利用bandgap產生了一個很穩定的Vref電壓 (大部分教材我們就先假設bandgap出來1.25V,實際上每顆IC的Vref會不同) 你就使用一個OPAMP,利用迴路增益無限大的特性 將另外一端鎖在1.25V 那麼你希望的輸出電壓,只要經過電阻分壓到達1.25V即可 就是一個non-inverting放大器的概念 Vout = (1+R2/R1)Vref : (if 是交流,那頻率要給多少,我看的paper都沒有寫~"~) : 2.LDO最後輸出端的 pass transistor 一定是P-mos嗎? : 3.我不懂為何 pass transistor 這樣可以降壓? 是把他當電阻來看? pass transistor 理想上操作在saturation region (Vin夠大的情況) 所以是做為一個 voltage-controlled current source 既然是current source 那麼就是可以在兩端忍受任何程度的電壓變化 不是pass transistor讓LDO降壓 而是回授系統自動讓Vout = (1+R2/R1)Vref以後 多餘的Vin-Vout電壓能夠被pass transistor給撐住 忍受的能力 跟rds有關 : 4.feedback 為何一定要R1、R2分壓再回到error amplifier, : 不能直接從輸出端接回 error amplifier嗎? 如前面所述 想像你給一個Vref 想要產生任意你想要的Vout 就是調控電阻回授比例 另外有關stability的部份 除了一個負回授本來就要分析stability避免雜訊進來震盪之外 你要記得loop的頻率響應與暫態行為息息相關 實際應用的時候,LDO的負載會常常切換 切換完的穩定時間跟你LDO的open-loop頻率響應如何是完全相關的 這樣應該已經解釋你對AC/DC的疑惑 否則你應該回去複習電子學談到穩定度的章節 -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 61.62.75.242 ※ 編輯: jamtu 來自: 61.62.75.242 (09/03 08:16)

09/03 13:53, , 1F
推推
09/03 13:53, 1F

09/03 19:57, , 2F
差不多就是這樣的解釋..
09/03 19:57, 2F

09/03 23:28, , 3F
very good!!
09/03 23:28, 3F

09/05 23:12, , 4F
可以請教一下error amp.的規格要怎麼決定嗎?
09/05 23:12, 4F

09/05 23:12, , 5F
還有PSRR要怎麼改善?如何改善? 謝謝
09/05 23:12, 5F

09/07 01:33, , 6F
這...請看書or上課XD......
09/07 01:33, 6F
文章代碼(AID): #1I9IenUu (Electronics)
討論串 (同標題文章)
本文引述了以下文章的的內容:
完整討論串 (本文為第 3 之 3 篇):
文章代碼(AID): #1I9IenUu (Electronics)