[問題] ANALOG VCO的TUNE法
各位版上的前輩大家好:
小弟最近在做analog vco, 希望做wide tunning range , 高速到giga Hz
.18製成 , 架構是 ring oscillator 串三級
delay cell參考 Maneatis delay cell
(Low-Jitter Process-Independent DLL and PLL Based on Self-Biased Techniques ,
JSSC , 1996)
在tune delay cell 參數的時候,
遵守 -240度時候的differential gain >1 , common mode gain <1
現在調出來大概6.9GHz~3.多GHZ , 電流3mA ~ 2mA
想請問版上有經驗的前輩, common mode gain <1 是一定要遵守的嗎?
或者是大家tune VCO的步驟方法 ?
小弟是第一次做,很沒頭緒 謝謝
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 140.113.150.121
※ 編輯: Charlie5566 來自: 140.113.150.121 (06/02 23:10)
推
06/03 00:07, , 1F
06/03 00:07, 1F
→
06/03 00:08, , 2F
06/03 00:08, 2F
推
06/03 02:56, , 3F
06/03 02:56, 3F
推
06/03 03:11, , 4F
06/03 03:11, 4F
→
06/03 20:14, , 5F
06/03 20:14, 5F
推
06/03 23:11, , 6F
06/03 23:11, 6F
推
06/04 02:21, , 7F
06/04 02:21, 7F
→
06/04 02:22, , 8F
06/04 02:22, 8F
推
06/04 02:26, , 9F
06/04 02:26, 9F
想請問一下各位前輩,
delay cell (差動對輸入,下面有接tail current)
那個tail current 是不是不能進入triode region ?
因為一進入triode region, cm gain就會很大,
但是我跑simulation的時候, tail current進入triode region, 還是可以振
(當然spice是沒noise的 , 也許ic回來會像各位大大說的一樣, jitter破表)
只是現在trade off弄得我好煩QQ, 那顆tail current很容易進入triode region阿..
※ 編輯: Charlie5566 來自: 140.113.150.121 (06/04 17:33)
推
02/23 22:45, , 10F
02/23 22:45, 10F
→
08/13 19:27, , 11F
08/13 19:27, 11F
→
09/17 23:21, , 12F
09/17 23:21, 12F