Re: [問題] 電源旁的濾波電容問題

看板Electronics作者 (Dave)時間12年前 (2012/05/20 22:01), 編輯推噓1(100)
留言1則, 1人參與, 最新討論串2/2 (看更多)
※ 引述《bat205 (時速200km)》之銘言: : 大家好 : 一般在PCB的電源旁 : 都會接一個小電容濾除高頻干擾,使輸出電壓純淨 : 如圖 : http://ppt.cc/IcT, : 請問在圈起來的+-5V和OP電源部分 : 這樣子接法給0.1uF OK嗎? : 0.1uF是用smd積層電容(MLCC) 旁路電容(接IC側)主要目標是降低IC工作電流變化時對電源電壓的干擾 因此前篇推文已經有人說到要跟Vcc,Gnd接近一點 但是OP只有正負電源接腳,所以這裡的Gnd指的是OP正輸入端/Y4對應Gnd/ OP output腳對應Gnd 這三個Gnd,建議把它們跟旁路電容與IC在電路板拉近一點 至於旁路電容接多大或多少個取決於這個IC電流變化條件與您需要把電源端雜 訊壓到多低而定,一般低速小訊號OP用0.1uF的確夠用,但是AD8002A設計是用來 推高速高電流輸出,因此如果您是因為這個原因選用AD8002A的話(ex 150/75/50 ohm負載),建議10uF跟0.1uF並聯使用 -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 114.38.116.100

05/21 01:14, , 1F
謝謝回答,我電流都是uA等級,所以0.1uF應該夠了吧
05/21 01:14, 1F
文章代碼(AID): #1FkFbDSh (Electronics)
文章代碼(AID): #1FkFbDSh (Electronics)