Re: [問題]CIC018 參數 & 差動對設計

看板Electronics作者 (月光下的智慧)時間13年前 (2012/05/13 02:42), 編輯推噓0(000)
留言0則, 0人參與, 最新討論串4/4 (看更多)
※ 引述《Charlie5566 (掐李5566)》之銘言: : ※ 引述《balalenwo (BAGO)》之銘言: : : 有兩個問題 : : 1. CIC018 製程參數 那一項代表 un , lambda => ro : : 有爬過版,但好像沒有人給過明確的答案...還是本來就沒有答案XD 沒有答案,電子學課本的model在真實製程中會有不小的誤差 一般來說你要先決定電流大小,再看Vgs希望控制在多少,以決定W/L的值 這種東西sim出來是多少就是多少 去看DC操作點的資料 可以取出gm與gds,分別代表gm與1/ro : : 2. 設計一個 differential amplifier 應該先固定current mirror 的 SIZE : : 再去調差動對的SIZE,還是反過來,固定差動對,才去設計所需的current mirror : : 目前感覺應該是後者啦... 你應該先決定你操作的MOS要流過多少電流 接著去設計Current Source的W/L 越大的W吃的Vgs越低,面積也越大,連帶進入weak inversion後變異較嚴重 越大的L可以得到比較大的ro,連帶提昇CMRR input pair的W/L 主要也先看你希望吃掉多少Vgs,這決定你的ICMR 越大的W,Vgs吃得越小,能用的電壓就越多 越大的L,ro可以提昇越多,進而提昇DC gain 越大的W/L可以使同樣電流下的gm提昇,降低input-referred noise 把W跟L加大也能抑制flicker noise的量,以及降低input-referred offset 但是世界上沒有完美的事情,面積變大代表電容增加 影響高頻的應用以及系統的穩定度 你不會希望一個two-stage OP裡面出現主極點,輸出極點以外太靠近原點的pole 設計電路主要是先決定小信號的參數 再用simulation的方式,讓大信號的值和小信號參數對起來 去找unCox是多少,事實上沒有什麼意義 自己想辦法隨便逼近一個值參考就可以了 -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 118.168.1.213 ※ 編輯: jamtu 來自: 118.168.1.213 (05/13 02:47)
文章代碼(AID): #1FhgyReL (Electronics)
文章代碼(AID): #1FhgyReL (Electronics)