Re: [問題] 關於Analog Layout的問題

看板Electronics作者 (Harry)時間13年前 (2012/05/01 19:34), 編輯推噓4(4013)
留言17則, 5人參與, 最新討論串2/2 (看更多)
※ 引述《chenkaihsu (Harry)》之銘言: : 小弟我最近在畫Layout(0.18um),但是遇到幾個問題: : 第一個: : 再畫電容的時候,畫完後要怎麼知道我的上板和下板間的電容值? : 我知道跑post-sim可以知道,但是我跑完post-sim後跑出來的3個file : 裡面,找不到我上下板電容間的值,只有看到一個file裡面,寫:以上(下)板 : 節點為subckt,然後裡面一堆電容值。 : 第二個: : Guard Ring 使用的時機,何時該使用Guard ring?? : 有些文獻,好像會再電容圍上Guard Ring,可是又有些利用Dummy Cap,兩者 : 有哪些差別?? : 如果每個子電路都加上Guard Ring的話,要加上psub還是nwell的Guard Ring?? : 謝謝@@ 小弟對於電容的部份還是很不了解, 我用TSMC18RF單叫了一個200.331f的mimcap 並且把節點直接打在上板和下板上,沒有額外的拉線 跑了R+C 然後看了PEX跑出來的資料夾裡 只有cap_test.pex.netlist.pex裡有電容和電阻值 如下: ~~ .subckt PM_CAP TEST%VA 7 11 c0 7 0 4.24196f r1 7 11 0.00229036 .ends .subckt PM_CAP TEST%VB 5 7 c0 5 0 6.80384f r1 5 7 0.026465 .ends ..... 似乎找不到200.331f這個值.... 我在想.subckt裡面的電容值,是不是寄生電容值內?? 而200.331f這個值到底怎跑出來的??還是這個值是 把post-sim加到hspice模擬出來的內??? 如果是那這語法要怎麼打出來?? 謝謝~~小弟的不才~~ -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 140.123.110.182

05/01 19:57, , 1F
你很喜歡用內...
05/01 19:57, 1F

05/01 19:57, , 2F
不然你看能不能對到 0 5 7 11這幾個點就知道了
05/01 19:57, 2F

05/01 20:11, , 3F
哈哈~~口頭纏了~~不過他.subckt後面的%VA是什意思??
05/01 20:11, 3F

05/02 11:59, , 4F
你不是有個test source叫做VA嗎
05/02 11:59, 4F

05/04 00:22, , 5F
xxx.pex.netlist.pex裡面的應該是寄生電阻
05/04 00:22, 5F

05/04 00:22, , 6F
和上下板對地的電容
05/04 00:22, 6F

05/04 00:24, , 7F
應該另外會有個xxx.pex.netlist 裡面會有個有標示長寬
05/04 00:24, 7F

05/04 00:25, , 8F
的電容元件 才是真正你叫出來的這個電容
05/04 00:25, 8F

05/04 20:04, , 9F
對,有長跟寬~~那長跟寬要怎換算成電容值??
05/04 20:04, 9F

05/04 23:51, , 10F
就用平板電容公式:C = εoεr(A/d)
05/04 23:51, 10F

05/05 09:49, , 11F
這些參數..製程黨裡找的到嗎??
05/05 09:49, 11F

05/05 11:52, , 12F
mimcap叫出來就有值了阿 為什麼你堅持要在post-sim看到
05/05 11:52, 12F

05/05 11:53, , 13F
post-sim只是加入寄生效應而已 原本兩板間的就是你叫出來
05/05 11:53, 13F

05/05 20:08, , 14F
因為...我想把DAC Lay的跟pre-sim值一樣~~
05/05 20:08, 14F

08/13 19:26, , 15F
不然你看能不能對到 0 https://noxiv.com
08/13 19:26, 15F

09/17 23:19, , 16F
m
09/17 23:19, 16F

09/17 23:19, , 17F
imcap叫出來就有 https://daxiv.com
09/17 23:19, 17F
文章代碼(AID): #1FdyfKdp (Electronics)
文章代碼(AID): #1FdyfKdp (Electronics)