Re: [問題] 2組differential input pairs的OP
※ 引述《IWUGMR (I'm Mini Qt)》之銘言:
: 想請教一下大家,
: op有2組都是PMOS的differential input pairs (pin1+,pin1- ; pin2+,pin2-)
: 主要是想用op接負回授時需短路的特性讓pin1+-在相同電壓,
: pin2+-也在相同的電壓,
: 但pin1+-和pin2+-的電壓值不同喔!!!
: 但跑模擬時發現2組差動對的正端跟負端皆無法維持相等,
: 好像都會出現像小差模那樣電流一大一小,
: 但op的第二級電流始終相同.
: 想請教一下有沒有解決的方法??
: op的構造是普統的folded cascode,
: 2組差動對的pin1+和pin2+的drain端接一起,
: 2組差動對的pin1-和pin2-的drain端接一起.
: 謝謝大家.
你這是兩組input的放大器,把兩組差動信號相加
不過一般來說是希望做兩組差動信號相減,做成Differential Difference Amp
回授變成Current-Feedback IA
先假設你沒有手殘在電路裡加任何mismatch...任何L跟W都要一模一樣
任何東西接負回授以後
open-loop gain的大小決定了最後input的誤差大小
你如果最後output有一個不等於0的電壓存在
這個電壓除以open-loop gain就是你的穩態誤差 [1/G = 1/(1+G) if G>>1]
比如你OP做DC gain 60dB,output穩態時有單端1V的輸出,接unity-gain buffer
那你op的input就一定會有1mV的offset
如果你是做diff-in,diff-out就不會有差別
但是CFIA其實是一個單端輸出的架構
除非你輸出的DC不會couple回input,i.e.你做的是電容回授
virtual ground點是在虛短路點自己用電阻去定義
不過這就有點更複雜了~
至於dynamic offset compensating technique (e.g. chopper, auto-zeroing)
是補償OP天生製程偏移的mismatch,這個mismatch模擬要自己手動灌進去
是不一樣的
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 140.112.48.152
討論串 (同標題文章)
本文引述了以下文章的的內容:
完整討論串 (本文為第 2 之 2 篇):