Re: [問題] 請問cmos inverter 的nmos pmos對調

看板Electronics作者 (litron-intl)時間14年前 (2012/03/08 02:20), 編輯推噓2(202)
留言4則, 2人參與, 最新討論串3/3 (看更多)
※ 引述《jk76818 (小毅)》之銘言: : ※ 引述《clock0220 (= =")》之銘言: : : 請問cmos inverter的p nmos對調之後 : : 輸出和輸入的轉移函數應該是怎樣才正確 : : 假設Vt都是0 Vdd為2.5V : : 不接任何負載 照pow說的(也就是實際狀況模擬 Vtn = |Vtp| = Vt 假設一開始Vo = 0 Vin NMOS PMOS Vo 0 off off 0 Vt off off 0 Vx>Vt off off Vx-Vt VDD off off VDD-Vt 以上是Vin上升的狀況Vo會上升是因為output等於有一顆電容Cp 至於為啥NMOS off(假如慢慢上升的話,幾乎都在off,或者sub-threshold region) 因為當Vgs > Vt時,會開始對該Cp充電,然後一直充電到Vgs = Vt Vo = Vin -Vt這個狀況,則NMOS會關掉 接下來是下降 Vin NMOS PMOS Vo VDD off off VDD-Vt VDD-2Vt off off VDD-Vt Vx off off Vx+Vt Vx<VDD-2Vt 0 off off Vt 所以畫圖會像這樣 ╱╲__ ╱\__ ╱╱ ╲╲ ╱╱ ╲╲ ╱╱ ╲╲__// ╲╲__╱╱ ╱╱ ╲/ ╲╱ ←→ ←→ ←→ ←→ dead dead dead dead 另外,不管有沒有跑到Vdd or GND 只要發生信號反轉的時候就會出現dead dead的區間大小大約是2Vt 所以這個電路對於小於2Vt的信號是會擋住的 -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 218.166.192.184 ※ 編輯: deathcustom 來自: 218.166.192.184 (03/08 02:22)

03/08 02:30, , 1F
推一個!
03/08 02:30, 1F

03/08 02:45, , 2F
一般來說外加一些電路使Vgn-Vgp = Vtn+|Vtp|的話
03/08 02:45, 2F

03/08 02:45, , 3F
就是class AB push-pull Amplifier
03/08 02:45, 3F

03/08 03:09, , 4F
所以沒加那些電路 就是B類的吧!?
03/08 03:09, 4F
文章代碼(AID): #1FLwSA8r (Electronics)
文章代碼(AID): #1FLwSA8r (Electronics)