[問題] 請問OP頻率補償問題

看板Electronics作者 (囧興...外強中乾)時間14年前 (2011/07/05 21:25), 編輯推噓7(7017)
留言24則, 4人參與, 最新討論串1/2 (看更多)
先附上電路圖 http://0rz.tw/TJOSn 設計概念是用rail-to-rail做輸入級接cascode 差動輸入差動輸出,使用兩組頻率補償 但是遇到一些奇怪的事情,模擬結果 http://0rz.tw/4QBKR 看起來只有voutp有正常輸出,voutm這圖形我也不知道是不是對的結果 總之,差動輸出是voutp跟voutm相減,取dB、phase 但是不管怎麼調整Cc、Rc,增益交錯點就是會跟著相位交錯點一起跑 相位交錯點的增益都落在0.8~1.4dB左右 我觀念不太清楚,一直找不到問題點,我該怎樣才能把增益交錯點往前拉下 我這OP這樣設計應該是可以用吧,加入蠻多自以為的想法去兜成的 我身邊都沒人會類比電路,實在找不到人討論很苦惱 有錯誤觀念拜託請直接跟我說,我很樂意受敎 -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 120.107.149.177

07/05 21:28, , 1F
你的輸出cascode好像是單端(current mirror)的喔
07/05 21:28, 1F

07/05 21:29, , 2F
這裡可能有點問題,所以整個分析都跟正常全差動OPA不一樣
07/05 21:29, 2F

07/05 21:30, , 3F
你可以輸出改單端的,或是把輸出電流鏡改掉,Bode plot
07/05 21:30, 3F

07/05 21:30, , 4F
或許會正常一點~
07/05 21:30, 4F

07/05 21:33, , 5F
而且整個架構有點怪,請其他高手幫忙解是><~
07/05 21:33, 5F

07/05 21:34, , 6F
-而且看你的miller補償好像弄錯了,單及怎麼會需要嘞?
07/05 21:34, 6F

07/05 21:34, , 7F
莫非你前面還有東西?
07/05 21:34, 7F

07/05 21:36, , 8F
folded是這樣補的嗎 = =
07/05 21:36, 8F

07/05 21:37, , 9F
這電路架構是哪裡來的阿?? 似乎不太對
07/05 21:37, 9F

07/05 21:41, , 10F
哈哈~這是我自己亂搞的.不補就變這樣http://0rz.tw/CEEQs
07/05 21:41, 10F

07/05 21:43, , 11F
跑AC的時候輸出有掛負載嗎
07/05 21:43, 11F

07/05 21:44, , 12F
因為一般folded架構,輸出的pole都是主極點,你接成電流
07/05 21:44, 12F

07/05 21:44, , 13F
主極點就往前跑了,PM會調~
07/05 21:44, 13F

07/05 21:51, , 14F
我把上面電流鏡改成接VBP,結果掉了一些dB外沒什麼變化
07/05 21:51, 14F

07/05 21:52, , 15F
這樣就變成跟Razavi AIC書中9.48圖一様的電路了
07/05 21:52, 15F

07/05 21:55, , 16F
單級不用補償.那要怎麼調整頻率響應?
07/05 21:55, 16F

07/05 21:58, , 17F
不用補償的意思是負載會直接穩定OP self-compensation
07/05 21:58, 17F

07/05 21:59, , 18F
所以你沒有掛負載囉
07/05 21:59, 18F

07/05 22:05, , 19F
我加掛串聯電容電阻圖就變這樣了 http://0rz.tw/aFhwl
07/05 22:05, 19F

07/05 22:05, , 20F
這樣就算穩定了是嗎?
07/05 22:05, 20F

07/05 22:14, , 21F
感覺光看書還是很多東西搞錯.受教了
07/05 22:14, 21F

07/05 22:19, , 22F
電流鏡上下都要改~
07/05 22:19, 22F

08/13 19:14, , 23F
//0rz.tw/aF https://muxiv.com
08/13 19:14, 23F

09/17 23:08, , 24F
//0rz.tw/CE https://daxiv.com
09/17 23:08, 24F
文章代碼(AID): #1E4n2_lp (Electronics)
文章代碼(AID): #1E4n2_lp (Electronics)