[問題] 請問TSMC 90nm DRC ERROR 麻煩了!感謝!

看板Electronics作者 (阿達)時間16年前 (2009/09/21 13:22), 編輯推噓1(101)
留言2則, 2人參與, 最新討論串1/2 (看更多)
由於之前都用CIC的虛擬製程.這是第一次用真的製程所以我完全沒有頭緒.請各位前輩幫 幫忙.謝謝 我LAY完一個子電路後跑DRC.但它出現以下幾個錯誤...(幾乎都是同一類錯誤.超多) 1. DOD.R.1 {@ DOD is a must. DOD CAD layer must be different from OD's. CHIP_CHAMFERED NOT INTERACT DOD } 2. CSR.R.1.NWi {@ NWi is not allowed inside the empty area of chip corner. EMPTY_AREA AND NWi } 3. DUTM.R.1 {@ DUTM is must. The DUTM CAD layer must be different from the UTM CAD layer. CHIP_CHAMFERED NOT INTERACT DUUTM } 麻煩了! -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 114.38.22.242

09/21 22:09, , 1F
這可以先不管
09/21 22:09, 1F

09/22 08:26, , 2F
感謝A大!!
09/22 08:26, 2F
文章代碼(AID): #1AjmsFqj (Electronics)
文章代碼(AID): #1AjmsFqj (Electronics)