[問題] 請問TSMC 90nm DRC ERROR 麻煩了!感謝!
由於之前都用CIC的虛擬製程.這是第一次用真的製程所以我完全沒有頭緒.請各位前輩幫
幫忙.謝謝
我LAY完一個子電路後跑DRC.但它出現以下幾個錯誤...(幾乎都是同一類錯誤.超多)
1. DOD.R.1 {@ DOD is a must. DOD CAD layer must be different from OD's.
CHIP_CHAMFERED NOT INTERACT DOD }
2. CSR.R.1.NWi {@ NWi is not allowed inside the empty area of chip corner.
EMPTY_AREA AND NWi }
3. DUTM.R.1 {@ DUTM is must. The DUTM CAD layer must be different from the
UTM CAD layer.
CHIP_CHAMFERED NOT INTERACT DUUTM }
麻煩了!
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 114.38.22.242
推
09/21 22:09, , 1F
09/21 22:09, 1F
→
09/22 08:26, , 2F
09/22 08:26, 2F
討論串 (同標題文章)
以下文章回應了本文:
完整討論串 (本文為第 1 之 2 篇):