Re: [問題] Johnson Counter

看板Electronics作者 (Anthony)時間16年前 (2009/08/28 22:24), 編輯推噓1(100)
留言1則, 1人參與, 最新討論串2/3 (看更多)
※ 引述《grateful (珍惜自己所擁有的一切)》之銘言: : 想請問一下板友關於強森計數器的疑惑 : 自己在研讀數位邏輯設計的教科書Mano時 : 強森計數器的部份時,有張圖表如下 : 正反器輸出 : A B C E 輸入所需之And Gate : 1 0 0 0 0 A'E' : 2 1 0 0 0 AB' : 3 1 1 0 0 BC' : 4 1 1 1 0 CE' : 5 1 1 1 1 AE : 6 0 1 1 1 A'B : 7 0 0 1 1 B'C : 8 0 0 0 1 C'E : 課文的解釋看了很久還是看不懂 : 想要問的部份就是再納最後一行中, 輸入所需要之And gate是如何推出來的? : 因為對於 Johnson Counter 自己認知是一個計數器加上一個解碼器所組合而成 : 請問一下And gate的那個部份是如何推得的 : 請大家不吝賜教 : 謝謝~! 這4個DFF是以switch-tail ring連接而成(最後一個DFF接invert回第一個) 因此會有8個state(如您所畫) 而Johnson Counter的用意是在這個switch-tail ring counter本體外再接一個decoder 形成8-bit 它只容許其中一個數字為1 例如:00000001 或 00100000 ....共有8個state 至於這個decoder要怎麼連接呢?? 答案就在您所畫的最後一欄 只要把他們都接上去 形成有8個gate的decoder就OK了!! 以上為小弟之淺見 如有錯誤請不吝指教 有哪裡不清楚可以再問^^ -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 59.114.125.96

08/28 22:51, , 1F
我是原Po 非常感謝您的解答!!
08/28 22:51, 1F
文章代碼(AID): #1Ab-YaS0 (Electronics)
討論串 (同標題文章)
文章代碼(AID): #1Ab-YaS0 (Electronics)