Re: [問題] 有關於OP設計
可能是因為一開始我文意沒說清楚
目前我是打算以PMOS差動對當輸入端
主動負載的部分採用疊接的型式
設計上也是兩級放大器 第一級就是上述的差動對加上主動負載
當然也設計了補償電容和消除零點的電阻在電路裡面
我比較想知道的是在主動負載疊接的部分必須給他偏壓
這個偏壓值應該怎麼去計算比較好呢?
以下是電路設計圖,請各位指教囉 多謝
http://yfrog.com/62456tqfj
※ 引述《Rigid (陽光下的奇蹟)》之銘言:
: ※ 引述《wwwok (勇敢的堅持下去)》之銘言:
: : 小弟目前在做telescopic的電路設計
: : 其實最重要的是想要利用疊接的方式增加增益
: : 但是在偏壓點的設計上不知道該從何下手
: : 從RAZAVI的書上看來有一個範例有稍微提到一下
: : 但是其中有提到MOS的UnCox關於這個參數
: : 我是否應該去LIB檔裡看
: : 可是在LIB檔裡我找不到這樣的參數阿
: : 是不是參數的名稱不同呢?
: : 希望有人可以告知一下 多謝了
: 想要增加增益的話可能要用active load
: 但因為你的current source如果是nmos的話用pmos當active load時很難設計
: pmos也操作在saturation region
: 可能要設計一個common mode feedback強迫兩者都在saturation region
: 這樣可以得到較大的voltage gain
: 在device選擇上W/L越大gm會越大gain也會越大
: 但必須確保device不要落在subthreshold region
: (即Vdsat大概在80-90 mV左右)
--
只有在被愛的時候 才會發現自己是多麼的重要
只有在愛一個人的時候 才會發現原來可以這麼在乎一個人
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 140.124.32.131
→
04/28 15:34, , 1F
04/28 15:34, 1F
→
04/28 15:36, , 2F
04/28 15:36, 2F
推
04/28 16:01, , 3F
04/28 16:01, 3F
→
04/28 16:02, , 4F
04/28 16:02, 4F
→
04/28 16:02, , 5F
04/28 16:02, 5F
推
04/28 16:07, , 6F
04/28 16:07, 6F
→
04/28 16:16, , 7F
04/28 16:16, 7F
→
04/28 16:17, , 8F
04/28 16:17, 8F
→
04/28 16:18, , 9F
04/28 16:18, 9F
推
04/28 16:21, , 10F
04/28 16:21, 10F
推
04/28 16:22, , 11F
04/28 16:22, 11F
→
04/28 20:05, , 12F
04/28 20:05, 12F
推
04/28 20:06, , 13F
04/28 20:06, 13F
→
04/28 20:06, , 14F
04/28 20:06, 14F
推
04/28 20:14, , 15F
04/28 20:14, 15F
→
04/28 22:43, , 16F
04/28 22:43, 16F
推
04/29 00:01, , 17F
04/29 00:01, 17F
推
04/29 22:04, , 18F
04/29 22:04, 18F
→
04/29 22:54, , 19F
04/29 22:54, 19F
推
04/30 19:59, , 20F
04/30 19:59, 20F
→
11/11 15:06, , 21F
11/11 15:06, 21F
→
01/04 21:55,
7年前
, 22F
01/04 21:55, 22F
討論串 (同標題文章)