Re: [問題] 串聯終端匹配

看板Electronics作者 (p.roach)時間17年前 (2008/06/13 21:23), 編輯推噓0(000)
留言0則, 0人參與, 最新討論串2/2 (看更多)
你的電路設計有點狀況 有幾種方式可以使用,最簡單的一種是在 source與 destination 之間串一個電阻,電阻值視狀況而定,一般是 75ohm上下開始try。 另一種是電阻到地,通常是放在 destination端,跟你畫的圖很像, 但是沒有 C到地。你用 RC擺明是要調整電壓 還有另一種是一個電阻pull down,一個電阻 pull up... 大部分的 digital ic都是 cmos, 所以請愛用第一種設計。 還有,只有傳信號而沒有 GND保護是不道德的 :) ※ 引述《BlueFeel (藍色感覺)》之銘言: : 前幾天有提出一個問題 : 我在PCB上,因應用需要,必須走很長的距離,沒有包GND,是一個40ns pulsewidth的訊號 : 應該說,他的rising很短,差不多20幾ns而已是一個差分訊號 : (A有pulse,B為LOW,B有pulse,A為LOW) : 因為走很長,會有反射波干擾,依照前面幾位前輩的指點 : 翻開塵封已久的課本,並且按照書上的指示,加串聯終端電阻 : 也就是 : IN---------------OUT : | : R : | : C : | : GND : 因為只是PCB遇到問題,想說應該辦法克服,手邊沒有量阻抗的儀器 : 所以只能土法鍊鋼的方式,慢慢TRY... (因為就這麼一塊而已) : 下面是我測的結果,依照一般IC容忍的成度來說 : 一個數位訊號,訊號的HIGH要高於3.3V,LOW不能小於-0.4V : 最理想的好像,是R=500ohm,C=100p這項 : 心中有個疑問,就是.. : 1. 不曉得這種接法 理想能讓訊號恢復到多好?能做到正電壓 5V,負電壓0V嗎?? : 還是目前4.1/0.6已經是極限了呢? : 2. 一般數位IC的電器特性都寫 H : min VDD*0.7 L:max VDD*0.3 : 那麼-0.4V以下會打壞IC嗎?以及他會當成LOW嗎? : ==== : R(ohm) C (F) 正電壓 負電壓 : 無 無 5.7 1 : 1.2 2.2n 沒訊號 沒訊號 : 1.2 22p 4.9 0.7 : 1.2 47p 4 0.5 : 1.2 100p 3 0.1 : 1.2 220p 2 0 : 100 100p 3 0.06 : 400 100p 4 0.06 : 500 100p 4.1 0.2 : 1000 100p 4.6 0.6 -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 118.160.71.195
文章代碼(AID): #18KdJTMO (Electronics)
討論串 (同標題文章)
文章代碼(AID): #18KdJTMO (Electronics)