Re: [問題] Regulator的pass element

看板Electronics作者 (momo)時間18年前 (2007/12/14 02:40), 編輯推噓0(000)
留言0則, 0人參與, 最新討論串2/2 (看更多)
因為用NMOS的話本身NMOS要導通就要一個Vgs,而前面推NMOS的電路如果是用PMOS+NMOS (error amplifier)或是用PMOS+PMOS(source follow),那pass element NMOS的Vg最高 只能到vdd-Vds(sat)因為要維持PMOS飽和條件,因此用NMOS的dropout即為Vds(sat)+Vgs。 而用PMOS當pass element則只需滿足Vds(sat)讓PMOS在飽和區即可, 因此其dropout為Vds(sat)。 (不好意思懶的畫圖,請想像一下^^||||) ※ 引述《tutowuu (只有努力)》之銘言: : 我想請問大家有關於線性穩壓器的Pass element/device : 就是如果採用NMOS 壓降為何是 Vds(sat)+Vgs : 採用PMOS 壓降為何是 Vsd(sat) : 想請問大家為何NMOS要多一個Vgs壓降出來 : 很多論文還是application都只有寫表格出來 沒有說明很清楚 : 所以來問大家 : 謝謝大家 -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 140.115.71.135
文章代碼(AID): #17ONoZdE (Electronics)
文章代碼(AID): #17ONoZdE (Electronics)