Re: [問題] 請問NOT閘的用途及用法

看板Electronics作者時間19年前 (2006/07/11 02:01), 編輯推噓0(000)
留言0則, 0人參與, 最新討論串6/7 (看更多)
※ 引述《chenchenkuo.bbs@bbs.badcow.com.tw (博班的生活是降喔)》之銘言: > ※ 引述《ycytw.bbs@ptt.cc (單身公害)》之銘言: > : 嗯...剛剛就你所說的OUTPT不是完美的0和1 > : 所以去找了DATASHEET來看 > : 在VCC為4.5V,TA = 25°C時 > : High Level Input Voltage Min.:3.15V > : Low Level Input Voltage Min.:1.35V > : 而輸出時,則變成 > : High Level Output Voltage Min.:4.4V Typ.:4.5V > : Io為-20x10^-6A > : Low Level Output Voltage Min.:0.0V Typ.:0.1V > : Io為20x10^-6A > : 這應該就是在解釋把0和1的訊號變的更完美囉.... > : 那這樣我大概了解了,謝謝~~~~ > : 另外還有其他的用法嗎??? > 我想除了整波之外 > 一般CMOS電路出來的訊號都是"反向"的 > 可以看到standard cell裡面 > 比方說AND gate > 就是由NAND + INV所組成 > 當然這是就標題"NOT閘的用途"來說啦 > 如果是原po文章所提的反向又反向的問題 > 除了整波之外,我也想不出為何要這樣做了XD 當 buffer 或 driver 用 例如: 在佈局時,連接線太長產生導致無法接受的delay time時, 可在連接線的適當地方加入兩個反相器,只加入一個反相器 會破壞原本邏輯電路的function,所以加偶數個 -- ○ Origin: 新竹教育大學 風之坊﹝bbs.nhcue.edu.tw﹞From: 61-230-172-176.dynamic.hinet.net
文章代碼(AID): #14ifNb00 (Electronics)
討論串 (同標題文章)
文章代碼(AID): #14ifNb00 (Electronics)