Re: [問題] 請問viterbi decoder的一些基本知識 @@

看板Electronics作者 (布魯氏藍)時間20年前 (2006/03/08 17:01), 編輯推噓0(000)
留言0則, 0人參與, 最新討論串3/4 (看更多)
ㄜ..請問有白話一點的解釋嗎? 因為我不是通訊系的...聽不太懂 ^^" ※ 引述《acelp.bbs@bbs.wretch.cc (夢相隨)》之銘言: : 我做的也不是很多 不過僅供參考 : coding gain應該是能補償的BER 我印象中大概都只能補償幾dB : 有些通訊系統 簡單的viterbi能補償個2dB就差不多了 : 而code rate本身就會對coding gain有所限制 : constrain length提高 理論上能對coding gain幫助一點點 所以是說,constrain length提高可以降低發生錯誤的機率嗎? 可是錯誤機率不是應該跟n比較相關? 若k=1, n=3, 表示一個information bit可以encode出3個bits 3個bit中錯掉一個bit,會比2個bit中錯掉一個bit更容易更正,應該是這樣嘛? @@ 這邊我大概懂 ~~ 那constrain length (K) 又跟錯誤機率有什麼關係呢? 感覺上好像沒什麼關聯.. @@ : (這一點點可能得實際用電路去try 有時候理論也只是理論 要看通道的效應) : 提高太多就沒什麼差異了 反而會增加本身的latency : 應用到電路上時 你想想看是本身是幾bit的viterbi(n) : constrain length(l)? 幾階(2^k)? : 那光是flip-flop就要 n*l*2^k個了 外加其他的combination 這個asic就不算小了 : 而length影響flip-flop個數 也會產生latency 在通訊產品上有的會註明 : 假使在VoIP這類產品 就有對latency的要求 -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 140.115.71.25
文章代碼(AID): #143frkpE (Electronics)
討論串 (同標題文章)
文章代碼(AID): #143frkpE (Electronics)