PTT
網頁版
登入/註冊
新聞
熱門文章
熱門看板
看板列表
作者查詢
最新文章
我的收藏
最近瀏覽
看板名稱查詢
批踢踢 PTT 搜尋引擎
看板
[
comm_and_RF
]
討論串
[問題] 請問一下chip在輸出端加上bondwire
共 6 篇文章
排序:
最新先
|
最舊先
|
留言數
|
推文總分
內容預覽:
開啟
|
關閉
|
只限未讀
首頁
上一頁
1
2
下一頁
尾頁
#6
Re: [問題] 請問一下chip在輸出端加上bondwire
推噓
1
(1推
0噓 0→
)
留言
1則,0人
參與
,
最新
作者
moonls
(mulder)
時間
19年前
發表
(2006/10/29 14:12)
,
編輯
資訊
0篇文章回應此文
0
內文有0個圖片
image
0
內文有0個連結
link
0
內容預覽:
PCB是量測必要的, 但是我只想量到IC本身的特性. 沒錯 , 是RF circuit, 頻率都是GHz級的. 波長相當短, 所以PCB一定會影響到IC本身特性. 所以才想請教大家都是如何量測RFic本身特性?. 感謝~. --.
※
發信站:
批踢踢實業坊(ptt.cc)
. ◆ From: 140
#5
Re: [問題] 請問一下chip在輸出端加上bondwire
推噓
0
(0推
0噓 0→
)
留言
0則,0人
參與
,
最新
作者
pow
(體脂肪35%)
時間
19年前
發表
(2006/10/29 04:23)
,
編輯
資訊
0篇文章回應此文
0
內文有0個圖片
image
0
內文有0個連結
link
0
內容預覽:
這個問題. 要先假設PCB不是你的系統的一部份. 簡答:. 用波長做單位. 1. 假如PCB長度 < (1/10)lambda (有人用1/20、1/5). 那就用Lump elements來表示PCB的parasitic components. 結果應該不會差太多. 2. 假如PCB長度太長. (
#4
Re: [問題] 請問一下chip在輸出端加上bondwire
推噓
0
(0推
0噓 0→
)
留言
0則,0人
參與
,
最新
作者
moonls
(mulder)
時間
19年前
發表
(2006/10/29 02:20)
,
編輯
資訊
0篇文章回應此文
0
內文有0個圖片
image
0
內文有0個連結
link
0
內容預覽:
請教一下. 如果設計RF circuit. 量測的時候需要加上 PCB ,. 需要在模擬的時候就一並納入模擬嗎?. 如果是這樣 , 那量測到的結果不就是 IC本身的特性 + PCB效應. 如此一來, 也沒辦法得到IC本身真正的特性. 這樣能精確嗎 ?. 謝謝. --.
※
發信站:
批踢踢實業坊(p
#3
Re: [問題] 請問一下chip在輸出端加上bondwire
推噓
1
(1推
0噓 3→
)
留言
4則,0人
參與
,
最新
作者
ninam
(無聲的呢喃)
時間
19年前
發表
(2006/10/28 04:09)
,
編輯
資訊
0篇文章回應此文
0
內文有0個圖片
image
0
內文有0個連結
link
0
內容預覽:
上面所講的是bond wire對內部電路的電容嗎. 那這樣的話 bond wire對外部的電容約為多少呢我的是open drain 的確忘了加bias-T. 請問要加bias-T 他對應的電感和電容值大概是多少呢. 很感謝兩位大大的指導. 因為第一次準備下晶片. 所以對這些都很沒有sense. 還煩
#2
Re: [問題] 請問一下chip在輸出端加上bondwire
推噓
0
(0推
0噓 0→
)
留言
0則,0人
參與
,
最新
作者
pippyman
時間
19年前
發表
(2006/10/28 02:59)
,
編輯
資訊
0篇文章回應此文
0
內文有0個圖片
image
0
內文有0個連結
link
0
內容預覽:
1.手邊工研院提供的ESD PAD的AIN_18. 接腳分別是VDD VSS Z (Z接訊號). (Z 0) c=192.963f. (Z VSS) c=37.8178f. (Z VDD) c=35.0375f (跑post-sim的結果). 所以應該是你先跑你的PAD到底跑出來多少電容會更為恰當.
(還有338個字)
首頁
上一頁
1
2
下一頁
尾頁