[問題] TRL校正疑問請教
我的疑問如以下網址連接圖片
https://drive.google.com/file/d/0B7e-ctmH4GGLYUFuYWphNkJQdkE/view?usp=sharing
我實際架設為fig-1 (此為實際應用狀態)
我的待測物為一組探針,我想得到DUT(探針)
(頻寬需求只有到4GHz)的s-parameter(並移除pcb效應)
稍微在網路上查了一下...
大部分看到的校正法,都在介紹TRL這個方式...
可是TRL的校正方式比較適用於fig-2的這種設定方式...
Q1:
我想問 fig-1 我是否可把PCB 用TRL方式來解決(把待測物當成在中間
原本的PCB Trace 當成如fig-2 的兩邊trace來作這個校正治具)
可是如果這樣做又覺得怪怪的(與實際應用有落差)
Q2:
使用ENA 的Port Extension功能可以嗎?
--
※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 118.163.17.97
※ 文章網址: https://www.ptt.cc/bbs/comm_and_RF/M.1454293597.A.579.html
推
02/02 00:01, , 1F
02/02 00:01, 1F
→
02/02 00:02, , 2F
02/02 00:02, 2F
推
02/02 11:25, , 3F
02/02 11:25, 3F
→
02/02 11:28, , 4F
02/02 11:28, 4F
推
02/02 11:32, , 5F
02/02 11:32, 5F