[問題] post-simulation 一直無法跑

看板comm_and_RF作者 (綠 島)時間10年前 (2013/11/28 21:10), 編輯推噓2(207)
留言9則, 4人參與, 最新討論串1/1
各位前輩好 小弟最近在練習用cadence練習畫LNA 可是在跑post-simulation時 我ADS的mesh的density是切20 幾乎都沒有動到預設 而simulation的S-parameters是用linear 從0GHz跑到10GHz 間隔已經設到1GHz了 該匯入的layer和substrate都有匯入 但是一直跑出Out of memory 然後就停住了 還請各位大大解答 謝謝! -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 114.40.109.34

11/29 10:21, , 1F
via太多? 可以把陣列via做簡化
11/29 10:21, 1F

11/29 19:35, , 2F
.ac 頻率最低1Hz吧?
11/29 19:35, 2F

12/01 23:46, , 3F
如果是CMOS的陣列via 因為沒有水平電流
12/01 23:46, 3F

12/01 23:48, , 4F
via設成2D model 跑起來較輕鬆且快
12/01 23:48, 4F

12/01 23:50, , 5F
windows的虛擬記憶體要開啟自動
12/01 23:50, 5F

12/23 09:56, , 6F
感謝上列前輩 後來問到的原因是因為VIA
12/23 09:56, 6F

12/23 09:57, , 7F
的關係 跑POST-SIM時 必須把一顆一顆的VIA
12/23 09:57, 7F

12/23 09:58, , 8F
全部砍掉然後用整片的VIA取代 要不然在切
12/23 09:58, 8F

12/23 09:58, , 9F
MESH時 怎麼切都會out of memory
12/23 09:58, 9F
文章代碼(AID): #1Ibq2qRU (comm_and_RF)