看板
[ Tech_Job ]
討論串[請益] 影像IC設計疑問
共 7 篇文章
內容預覽:
其實我覺得這話也不是這麼講, tool好像是在Flip Flop之間化簡. combination電路的能力很強, 甚至我嘗試過寫到人都覺得長得不一樣的code,. netlist 就是硬生生的一樣, 讓我覺得千萬不要跟tool pk化簡, 因為你化不贏他. 但是呢, 如果是架構上整個 FF可以少用
(還有355個字)
內容預覽:
針對演算法為什麼要從軟體實現改做成IC. 前面回文推文的大大已經有提到軟體速度不夠和成本太高等問題. 這些問題的根源是因為要實現一套演算法. 以下四個參數之間是需要彼此取捨的. 1. 面積. 2. 功耗. 3. 速度. 4. 演算法可事後改動的程度. 當你希望某些參數表現變好,就要犧牲其他參數的表現
(還有713個字)
內容預覽:
小弟是豬屎屋新鮮人,而且不通數位電路,我分析一下我知道的影像IP。. 基本上SoC廠,晶晨,共匪的全志,炬力的video encoder/decoder. 我懷疑用的都是同一個IP,就是那個某個和某種影像格式標準有關係的公司出的IP。. 我知道的他們對其開發就是擴充功能,節省功耗。實際上沒有單獨寫一
(還有203個字)
內容預覽:
其實小弟以前還有聽說過一個說法,. 因為主要做影像IP 都是設計data path居多,. 用不同的語言跟不同的人寫可以避免球員兼裁判的問題,. 不過說真的這應該還是有風險吧~. 以前曾經遇過寫c code的人不小心參數下錯, 兩個人算出來結果都是0. 結果後來ECO E的很爽 =.=,. 所以千萬
(還有519個字)
內容預覽:
我想你看到都亂了吧!大家討論非常多,狐狸精我來給你整理一下.. 以下全部針對"影像"IC Design. 1. 驗證有二種, 一種是驗你的演算法好不好, 另一種是驗你的verilog寫得對不對. 演算法的部份用C/C++寫會相對寫verilog好作事, C的免費compiler到處都有,. 但你要用
(還有660個字)