[問題] 請問怎麼量化邏輯閘的好壞?

看板Physics作者 (Vanish)時間8年前 (2017/08/11 16:25), 編輯推噓4(403)
留言7則, 3人參與, 最新討論串1/1
我承接學長的研究 做的是AC Ring模擬 某種可以藉由電壓調整電導 或是當自旋filter的東西 最近教授覺得應用太少要我找 我看到一個剛好是把AC Ring應用來當Quantum gate的paper 也就是量子計算相關的 因此教授就叫我去研究如何量化閘的好壞 因為如果我們能夠用自己設計的AC Ring結構 模擬出來不錯的數值 這樣算是個不錯的成果 --------------------------以下重點-------------------------- 但現在問題來了 我以前是物理系 根本沒學過電路類的東西 查了一下大概了解邏輯閘的功用為何 但是還是不知道如何量化判斷邏輯閘的好壞 請問有人對這方面比較了解的嗎 我需要了解有哪些數值是可以量化一個閘的好壞的 謝謝! ----- Sent from JPTT on my Samsung SM-A710Y. -- ※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 180.217.182.143 ※ 文章網址: https://www.ptt.cc/bbs/Physics/M.1502439932.A.C76.html

08/11 19:38, , 1F
要看是什麼Gate, x y z or CNOT.
08/11 19:38, 1F

08/11 19:40, , 2F
Z的話最簡單 大概就是最後那個機率從0到1是幾%。
08/11 19:40, 2F

08/11 19:45, , 3F
反應時間?
08/11 19:45, 3F

08/11 22:23, , 4F
我也覺得傳統邏輯閘應該是rise time或是 bit error rat
08/11 22:23, 4F

08/11 22:23, , 5F
e
08/11 22:23, 5F

08/13 00:50, , 7F
感謝各位大大意見!
08/13 00:50, 7F
文章代碼(AID): #1PZMdyns (Physics)